講演抄録/キーワード |
講演名 |
2017-03-02 09:00
[ポスター講演]シフト演算を用いたNLMSアルゴリズムに関する検討 ○三宅拓実・梶川嘉延(関西大) EA2016-129 SIP2016-184 SP2016-124 |
抄録 |
(和) |
デジタル信号処理分野において,並列処理が可能であり演算速度が速いFPGAが注目されている.適応信号処理で一般的なNLMSアルゴリズムをFPGAを用いて論理回路システムとして実装する際,正規化部の除算演算により回路規模が大きくなってしまう.我々はその除算演算をビットシフト演算として近似的にNLMSアルゴリズムを構成するシフトNLMSアルゴリズムを提案している.そこで本稿では,一般的なNLMSアルゴリズムとシフト演算を用いたNLMSアルゴリズムの収束特性の比較およびその収束条件について検討を行う. |
(英) |
In the field of digital signal processing, an FPGA that can perform parallel processing and has a high calculation speed attracts attention. When implementing the NLMS algorithm, which is one of common algorithms in the adaptive signal processing, as a logic circuit system using FPGA, the circuit scale increases due to the division operation of the normalization part. We have already proposed a shift NLMS algorithm that approximates the division operation as a bit shift operation. In this paper, we compare convergence characteristics of general NLMS algorithm and NLMS algorithm using shift operation and discuss its convergence condition. |
キーワード |
(和) |
適応デジタル信号処理 / NLMSアルゴリズム / FPGA / 論理回路システム / / / / |
(英) |
Adaptive digital signal processing / NLMS algorithm / FPGA / Logic circuit system / / / / |
文献情報 |
信学技報, vol. 116, no. 476, SIP2016-184, pp. 267-270, 2017年3月. |
資料番号 |
SIP2016-184 |
発行日 |
2017-02-22 (EA, SIP, SP) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
EA2016-129 SIP2016-184 SP2016-124 |
研究会情報 |
研究会 |
SP SIP EA |
開催期間 |
2017-03-01 - 2017-03-02 |
開催地(和) |
沖縄産業支援センター |
開催地(英) |
Okinawa Industry Support Center |
テーマ(和) |
音声,応用/電気音響,信号処理,一般 |
テーマ(英) |
Speech, Engineering/Electro Acoustics, Signal Processing, and Related Topics |
講演論文情報の詳細 |
申込み研究会 |
SIP |
会議コード |
2017-03-SP-SIP-EA |
本文の言語 |
日本語 |
タイトル(和) |
シフト演算を用いたNLMSアルゴリズムに関する検討 |
サブタイトル(和) |
|
タイトル(英) |
NLMS algorithm using shift operation |
サブタイトル(英) |
|
キーワード(1)(和/英) |
適応デジタル信号処理 / Adaptive digital signal processing |
キーワード(2)(和/英) |
NLMSアルゴリズム / NLMS algorithm |
キーワード(3)(和/英) |
FPGA / FPGA |
キーワード(4)(和/英) |
論理回路システム / Logic circuit system |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
三宅 拓実 / Takumi Miyake / ミヤケ タクミ |
第1著者 所属(和/英) |
関西大学 (略称: 関西大)
Kansai University (略称: Kansai Univ.) |
第2著者 氏名(和/英/ヨミ) |
梶川 嘉延 / Yoshinobu Kajikawa / カジカワ ヨシノブ |
第2著者 所属(和/英) |
関西大学 (略称: 関西大)
Kansai University (略称: Kansai Univ.) |
第3著者 氏名(和/英/ヨミ) |
/ / |
第3著者 所属(和/英) |
(略称: )
(略称: ) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2017-03-02 09:00:00 |
発表時間 |
90分 |
申込先研究会 |
SIP |
資料番号 |
EA2016-129, SIP2016-184, SP2016-124 |
巻番号(vol) |
vol.116 |
号番号(no) |
no.475(EA), no.476(SIP), no.477(SP) |
ページ範囲 |
pp.267-270 |
ページ数 |
4 |
発行日 |
2017-02-22 (EA, SIP, SP) |
|