講演抄録/キーワード |
講演名 |
2017-12-07 09:30
表面プラズモンのモード変換を利用したプラズモニック半加算器 ○平野智裕・太田 雅・渡邊 領・石井佑弥・福田光男(豊橋技科大) OPE2017-89 エレソ技報アーカイブへのリンク:OPE2017-89 |
抄録 |
(和) |
表面プラズモンポラリトン(SPP)を信号キャリアとして用いることで,高速かつ高集積な論理演算素子を実現でき,我々は矩形の多モード干渉SPP導波路を組み合わせたSPP半加算器を既に報告している.本研究では,この半加算器にSPPの導波モード変換を担うテーパ形モード変換器を導入することで半加算器の小型化を実現した.設計したSPP半加算器の動作を電磁界解析により評価したところ,半加算器として動作することが確認された.XORとANDのON/OFF比は,それぞれ15.2 dBと9.1 dBであった.設計したSPP半加算器を実際に作製し,走査型近接場光顕微鏡を用いて動作を評価した.XORとANDのON/OFF比は,それぞれ6.8 dBと3.8 dBであり,実験的にも半加算器の動作が確認された. |
(英) |
Surface plasmon polaritons (SPPs) can be used as signal carriers in high speed and highly integrated logic gates and we have already reported a plasmonic half-adder comprised of two multi-mode interferometers. In this report, half-adder is scaled down to about 60% by employing a tapered mode conversion waveguide. The ON/OFF ratios of the half-adder is calculated to be 15.2 dB for XOR gate and 9.1 dB for AND gate by electromagnetic field analyses and experimentally monitored to be 6.8 dB for XOR gate and 3.82 dB for AND gate using a scanning near-field optical microscope. |
キーワード |
(和) |
表面プラズモンポラリトン / 多モード干渉計 / プラズモニック論理回路 / モード変換 / / / / |
(英) |
Surface Plasmon Polaritons / Multimode Interferometer / Plasmonic logic gates / Mode Conversion / / / / |
文献情報 |
信学技報, vol. 117, no. 339, OPE2017-89, pp. 1-4, 2017年12月. |
資料番号 |
OPE2017-89 |
発行日 |
2017-11-30 (OPE) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
OPE2017-89 エレソ技報アーカイブへのリンク:OPE2017-89 |