お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2017-12-20 14:10
蓄積エネルギーが最小となるLCラダー整合の設計理論
山田恭平大平 孝豊橋技科大MW2017-161 エレソ技報アーカイブへのリンク:MW2017-161
抄録 (和) インピーダンス変換のためのLCラダーについて、回路に蓄積されるエネルギーが最小になる設計方法を明らかにする。設計には、本稿で提案する2つの数学的なテクニックを用いる。1つ目は蓄積エネルギーの幾何学的表現であり、2つ目は、インピーダンスやアドミタンスに代わり、線形回路の振る舞いを表現するための新しい座標系である。これらのテクニックを用いることで、LCラダーは平面上のパスとして表現され、蓄積エネルギーの最小化問題はパスの長さの最小化問題に置き換えられる。この最小化問題を解析的に解き、LCラダーの最適設計法を導出する。 
(英) A design theory of an LC ladder which transforms a positive real impedance to another with minimum stored energy is proposed. Two novel mathematical techniques are developed for the design: a geometric representation of stored energy; and a coordinate system as an alternative of such a representation of linear circuit's behavior that impedance or admittance. Utilizing them, an LC ladder is considered as an orthogonal path on a two-dimensional plane and stored-energy minimization is replaced into path-length minimization. Then the minimization problem is solved in completely analytical fashion.
キーワード (和) rg座標系 / インピーダンス変換 / リアクタンス回路 / 最適化 / / / /  
(英) rg-coordinate system / impedance transformation / reactance circuit / optimization / / / /  
文献情報 信学技報, vol. 117, no. 366, MW2017-161, pp. 113-116, 2017年12月.
資料番号 MW2017-161 
発行日 2017-12-12 (MW) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード MW2017-161 エレソ技報アーカイブへのリンク:MW2017-161

研究会情報
研究会 MW  
開催期間 2017-12-19 - 2017-12-20 
開催地(和) 国士舘大学 
開催地(英)  
テーマ(和) 学生研究会/マイクロ波一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 MW 
会議コード 2017-12-MW 
本文の言語 日本語 
タイトル(和) 蓄積エネルギーが最小となるLCラダー整合の設計理論 
サブタイトル(和)  
タイトル(英) Design Theory of LC-Ladder Matching with Minimum Stored Energy 
サブタイトル(英)  
キーワード(1)(和/英) rg座標系 / rg-coordinate system  
キーワード(2)(和/英) インピーダンス変換 / impedance transformation  
キーワード(3)(和/英) リアクタンス回路 / reactance circuit  
キーワード(4)(和/英) 最適化 / optimization  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 山田 恭平 / Kyohei Yamada / ヤマダ キョウヘイ
第1著者 所属(和/英) 豊橋技術科学大学 (略称: 豊橋技科大)
Toyohashi University of Technology (略称: TUT)
第2著者 氏名(和/英/ヨミ) 大平 孝 / Takashi Ohira / オオヒラ タカシ
第2著者 所属(和/英) 豊橋技術科学大学 (略称: 豊橋技科大)
Toyohashi University of Technology (略称: TUT)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2017-12-20 14:10:00 
発表時間 25分 
申込先研究会 MW 
資料番号 MW2017-161 
巻番号(vol) vol.117 
号番号(no) no.366 
ページ範囲 pp.113-116 
ページ数
発行日 2017-12-12 (MW) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会