お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2018-03-02 10:30
Verify機能を備えた不揮発性フリップフロップの再構成アクセラレータCool Mega-Arrayへの適用とエネルギー評価
赤池純也宇佐美公良工藤 優芝浦工大)・天野英晴池添赳治慶大)・平賀啓三周藤悠介屋上公二郎ソニーセミコンダクタソリューションズVLD2017-122
抄録 (和) フリップフロップの消費電力を低減するための手法として、不揮発性素子である磁気トンネル接合(Magnetic Tunnel Junction : MTJ)を利用してパワーゲーティングを可能にした不揮発性フリップフロップ(NVFF)がある。さらに、MTJにデータを書き込む際のエネルギーを抑えることのできるVerify機能を備えたNVFFが提案されている。しかし、Verifyの制御は複雑であり、動作させるアプリケーションによっても制御を変える必要がある。本稿では、Verify機能を備えたNVFFを再構成可能なアクセラレータであるCool Mega-Array (CMA)に適用して、アセンブリ命令によってNVFFの制御を可能にする方法と回路構造を提案し、実際にCMAでアプリケーションを動作させたときの消費エネルギー削減効果についてシミュレーション評価した結果を示す。 
(英) As a method of reducing the power consumption of the flip-flop circuit, there is a nonvolatile flip-flop (NVFF) that enables power gating by using magnetic tunnel junction (MTJ). Furthermore, the NVFF that realizes store energy reduction by enabling to verify stored data has been proposed. However, the control to verify is complicated, and it requires to change the operation depending on each application. In this paper, we propose a method and circuit structure enabling the NVFF control by assembly instructions of a reconfigurable accelerator Cool Mega-Array (CMA) using the NVFF enabling to verify. We show the simulation results of the energy consumption when operating the application.
キーワード (和) 低消費電力 / パワーゲーティング / MTJ / 不揮発性フリップフロップ / Cool Mega-Array / / /  
(英) Low Energy Consumption / Power-Gating / MTJ / Flip-Flop / Cool Mega-Array / / /  
文献情報 信学技報, vol. 117, no. 455, VLD2017-122, pp. 199-204, 2018年2月.
資料番号 VLD2017-122 
発行日 2018-02-21 (VLD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2017-122

研究会情報
研究会 VLD HWS  
開催期間 2018-02-28 - 2018-03-02 
開催地(和) 沖縄県青年会館 
開催地(英) Okinawa Seinen Kaikan 
テーマ(和) システムオンシリコンを支える設計技術 
テーマ(英)  
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2018-02-VLD 
本文の言語 日本語 
タイトル(和) Verify機能を備えた不揮発性フリップフロップの再構成アクセラレータCool Mega-Arrayへの適用とエネルギー評価 
サブタイトル(和)  
タイトル(英) Implementation of Reconfigurable Accelerator Cool Mega-Array Using MTJ-based Nonvolatile Flip-Flop Enabling to Verify Stored Data 
サブタイトル(英)  
キーワード(1)(和/英) 低消費電力 / Low Energy Consumption  
キーワード(2)(和/英) パワーゲーティング / Power-Gating  
キーワード(3)(和/英) MTJ / MTJ  
キーワード(4)(和/英) 不揮発性フリップフロップ / Flip-Flop  
キーワード(5)(和/英) Cool Mega-Array / Cool Mega-Array  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 赤池 純也 / Junya Akaike / アカイケ ジュンヤ
第1著者 所属(和/英) 芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: SIT)
第2著者 氏名(和/英/ヨミ) 宇佐美 公良 / Kimiyoshi Usami / ウサミ キミヨシ
第2著者 所属(和/英) 芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: SIT)
第3著者 氏名(和/英/ヨミ) 工藤 優 / Masaru Kudo / クドウ マサル
第3著者 所属(和/英) 芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: SIT)
第4著者 氏名(和/英/ヨミ) 天野 英晴 / Hideharu Amano / アマノ ヒデハル
第4著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第5著者 氏名(和/英/ヨミ) 池添 赳治 / Takeharu Ikezoe / イケゾエ タケハル
第5著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第6著者 氏名(和/英/ヨミ) 平賀 啓三 / Keizo Hiraga / ヒラガ ケイゾウ
第6著者 所属(和/英) ソニーセミコンダクタソリューションズ株式会社 (略称: ソニーセミコンダクタソリューションズ)
Sony Semiconductor Solutions Corporation (略称: Sony SS)
第7著者 氏名(和/英/ヨミ) 周藤 悠介 / Yusuke Shuto / シュウトウ ユウスケ
第7著者 所属(和/英) ソニーセミコンダクタソリューションズ株式会社 (略称: ソニーセミコンダクタソリューションズ)
Sony Semiconductor Solutions Corporation (略称: Sony SS)
第8著者 氏名(和/英/ヨミ) 屋上 公二郎 / Kojiro Yagami / ヤガミ コウジロウ
第8著者 所属(和/英) ソニーセミコンダクタソリューションズ株式会社 (略称: ソニーセミコンダクタソリューションズ)
Sony Semiconductor Solutions Corporation (略称: Sony SS)
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2018-03-02 10:30:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2017-122 
巻番号(vol) vol.117 
号番号(no) no.455 
ページ範囲 pp.199-204 
ページ数
発行日 2018-02-21 (VLD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会