お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2020-01-24 13:30
逆正弦の高基数CORDICアルゴリズムのFPGA上での実現
松岡裕志高木直史京大)・高木一義三重大VLD2019-86 CPSY2019-84 RECONF2019-76
抄録 (和) 我々提案した倍精度浮動小数点逆正弦計算のための高基数CORDICアルゴリズムに基づく回路のFPGA上での実現について検討する.
回路は入力の固定小数点化部,初期座標ベクトルの計算部,座標ベクトル回転計算部,結果の浮動小数点化部からなる.
反復計算をループ展開した実現とする.
回路は主に,テーブルと短冊型乗算器から構成される.
Xilinx社のZynq UltraScale+ シリーズによる実現を想定し,使用リソース数を推計する. 
(英) We consider the realization of the circuit on the FPGA based on the high radix CORDIC algorithm that we proposed for calculating double precision floating point arc-sine.
The circuit is consisted of a fixed point conversion unit for input, an initial coordinate vector calculation unit, coordinate vector rotation calculation units, and a floating point conversion unit for output.
It is assumed that the iterative calculation is realized by loop unrolling.
The circuit is mainly consisted of tables and rectangular multipliers.
Assuming realization with Xilinx's Zynq UltraScale + series, we estimate the number of neccesary resources.
キーワード (和) 逆正弦 / 高基数 / CORDIC / FPGA / / / /  
(英) arc-sine / High-Radix / CORDIC / FPGA / / / /  
文献情報 信学技報, vol. 119, no. 371, VLD2019-86, pp. 193-197, 2020年1月.
資料番号 VLD2019-86 
発行日 2020-01-15 (VLD, CPSY, RECONF) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2019-86 CPSY2019-84 RECONF2019-76

研究会情報
研究会 IPSJ-SLDM RECONF VLD CPSY IPSJ-ARC  
開催期間 2020-01-22 - 2020-01-24 
開催地(和) 慶応義塾大学 日吉キャンパス 来往舎 
開催地(英) Raiosha, Hiyoshi Campus, Keio University 
テーマ(和) FPGA応用および一般 
テーマ(英) FPGA Applications, etc. 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2020-01-SLDM-RECONF-VLD-CPSY-ARC 
本文の言語 日本語 
タイトル(和) 逆正弦の高基数CORDICアルゴリズムのFPGA上での実現 
サブタイトル(和)  
タイトル(英) An FPGA implementation of arc-sine high-radix CORDIC algorithm 
サブタイトル(英)  
キーワード(1)(和/英) 逆正弦 / arc-sine  
キーワード(2)(和/英) 高基数 / High-Radix  
キーワード(3)(和/英) CORDIC / CORDIC  
キーワード(4)(和/英) FPGA / FPGA  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 松岡 裕志 / Hiroshi Matsuoka / マツオカ ヒロシ
第1著者 所属(和/英) 京都大学 (略称: 京大)
Kyoto Univercity (略称: Kyoto Univ.)
第2著者 氏名(和/英/ヨミ) 高木 直史 / Naofumi Takagi / タカギ ナオフミ
第2著者 所属(和/英) 京都大学 (略称: 京大)
Kyoto Univercity (略称: Kyoto Univ.)
第3著者 氏名(和/英/ヨミ) 高木 一義 / Kazuyoshi Takagi / タカギ カズヨシ
第3著者 所属(和/英) 三重大学 (略称: 三重大)
Mie Univercity (略称: Mie Univ.)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2020-01-24 13:30:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2019-86, CPSY2019-84, RECONF2019-76 
巻番号(vol) vol.119 
号番号(no) no.371(VLD), no.372(CPSY), no.373(RECONF) 
ページ範囲 pp.193-197 
ページ数
発行日 2020-01-15 (VLD, CPSY, RECONF) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会