お知らせ 研究会の開催と会場に参加される皆様へのお願い(2022年6月開催~)
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2021-12-18 10:40
デジタルスパイクマップの最適化とFPGA実装
原田朋樹齋藤利通法政大NLP2021-58
抄録 (和) 本論文では, デジタルスパイクマップの最適化とFPGA実装を行う.
デジタルスパイクマップは点の集合上で定義されたデジタル力学系である.
また, 様々周期スパイク列を生成する.
デジタルスパイクマップを最適化する方法として, 簡素な進化的アルゴリズムを用いる.
このアルゴリズムは貪欲法に基づいて考えられた進化的アルゴリズムの1つである.
本論文では, 簡素な進化的アルゴリズムを用いた
デジタルスパイクマップの最適化を行う.
評価関数は自己相関関数を用いた.
次に最適化されたデジタルスパイクマップをFPGAでハードウェア実装する.
デジタルスパイクマップはデジタルスパイキングニューロンの原理を用いてハードウェア実装を行うことができる.
Verilog HDLを用いて回路設計を行い, FPGAでハードウェア実装した. 
(英) This paper studies optimization and
FPGA based implementation of digital spike maps.
First, the dynamics of spike-trains is visualized by a digital spike map.
The map is defined on a set of points and is represented by a characteristic vector of integers.
Second, we introduce a simple evolutionary algorithm for optimization of
digital spike maps.
We use autocorrelation function as a cost function.
Third, in order to implement the digital spike map, we introduce a digital spiking neuron.
Repeating integrate-and-fire behavior between a periodic base signal and constant threshold, the neuron can out put various periodic spike-trains.
The digital spike maps are implemented in an FPGA board and typical spike-trains are confirmed experimentally.
キーワード (和) デジタルスパイクマップ / 簡素な進化的アルゴリズム / FPGA / / / / /  
(英) Dmap / SEA / FPGA / / / / /  
文献情報 信学技報, vol. 121, no. 307, NLP2021-58, pp. 67-71, 2021年12月.
資料番号 NLP2021-58 
発行日 2021-12-10 (NLP) 
ISSN Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード NLP2021-58

研究会情報
研究会 NLP  
開催期間 2021-12-17 - 2021-12-18 
開催地(和) J:COM ホルトホール大分 
開催地(英) J:COM Horuto Hall OITA 
テーマ(和) NLP,一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 NLP 
会議コード 2021-12-NLP 
本文の言語 日本語 
タイトル(和) デジタルスパイクマップの最適化とFPGA実装 
サブタイトル(和)  
タイトル(英) Optimization and FAGA based implementation of digital spike maps 
サブタイトル(英)  
キーワード(1)(和/英) デジタルスパイクマップ / Dmap  
キーワード(2)(和/英) 簡素な進化的アルゴリズム / SEA  
キーワード(3)(和/英) FPGA / FPGA  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 原田 朋樹 / Tomoki Harada / ハラダ トモキ
第1著者 所属(和/英) 法政大学 (略称: 法政大)
HOSEI University (略称: HU)
第2著者 氏名(和/英/ヨミ) 齋藤 利通 / Toshimichi Saito / サイトウ トシミチ
第2著者 所属(和/英) 法政大学 (略称: 法政大)
HOSEI University (略称: HU)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2021-12-18 10:40:00 
発表時間 25分 
申込先研究会 NLP 
資料番号 NLP2021-58 
巻番号(vol) vol.121 
号番号(no) no.307 
ページ範囲 pp.67-71 
ページ数
発行日 2021-12-10 (NLP) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会