お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2008-03-05 13:25
ヘテロジーニアスマルチプロセッサのソフトエラー脆弱性を低減するタスクスケジューリング技術
杉原 真豊橋技科大/JSTVLD2007-138 ICD2007-161 エレソ技報アーカイブへのリンク:ICD2007-161
抄録 (和) 短期間で,かつ低コストに組込みシステムを開発する設計パラダイムとして,
ヘテロジーニアスマルチプロセッサ(HMP: Heterogeneous Multiprocessor)が
しばしば用いられる.一方で,微細加工技術が進展するにつれて,シングルイ
ベントアップセット(SEU: Single Event Upset)といった信頼性に関する問題
が関心事となっている.本稿では,HMPのSEU耐性を議論するとともに,HMPの
SEU脆弱性を削減するためのタスクスケジューリング技術の提案を行う.一定
のシステム構成において,キャッシュメモリを大きくするにつれて,CPUコア
は高性能化するが,ソフトエラー耐性は損なわれることが計算機実験によって
明らかになっている.性能と信頼性との間に存在するトレードオフを考慮し,
本稿では,HMPシステムのSEU脆弱性を削減するタスクスケジューリング技術の
議論を行う.計算機実験により,HMPはその構造によってはSEU耐性を持ち合わ
せることを示し,また,提案するタスクスケジューリングはリアルタイム制約
の下でSEU脆弱性を削減できることを示す. 
(英) Utilizing a heterogeneous multiprocessor system has become a popular
design paradigm to build an embedded system at a cheap cost within
short development time. A reliability issue for embedded systems,
which is vulnerability to single event upsets (SEUs), has become a
matter of concern as technology proceeds. This paper presents
robustness of heterogeneous multiprocessors to SEUs and proposes task
scheduling for minimizing SEU vulnerability of them. This paper
experimentally shows that increasing performance of a CPU core
deteriorates its reliability. Based on the experimental observation,
we propose task scheduling for reducing SEU vulnerability of a
heterogeneous multiprocessor system. The experimental results
demonstrate that our task scheduling technique can reduce much of SEU
vulnerability under real-time constraints.
キーワード (和) シングルイベントアップセット / ソフトエラー / 信頼性 / 性能 / 脆弱性 / キャッシュメモリ / タスクスケジューリング / ヘテロジーニアスマルチプロセッサ  
(英) Single Event Upset / Soft Error / Reliability / Performance / Vulnerability / Cache Memory / Task Scheduling / Heterogeneous Multiprocessor  
文献情報 信学技報, vol. 107, no. 506, VLD2007-138, pp. 7-12, 2008年3月.
資料番号 VLD2007-138 
発行日 2008-02-27 (VLD, ICD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2007-138 ICD2007-161 エレソ技報アーカイブへのリンク:ICD2007-161

研究会情報
研究会 VLD ICD  
開催期間 2008-03-05 - 2008-03-07 
開催地(和) 沖縄県男女共同参画センター 
開催地(英) TiRuRu 
テーマ(和) システムオンシリコン設計技術ならびにこれを活用したVLSI <オーガナイザ:張山 昌論(東北大学)> 
テーマ(英) System-on-silicon design techniques and related VLSs 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2008-03-VLD-ICD 
本文の言語 日本語 
タイトル(和) ヘテロジーニアスマルチプロセッサのソフトエラー脆弱性を低減するタスクスケジューリング技術 
サブタイトル(和)  
タイトル(英) Task Scheduling Technique for Mitigating SEU Vulnerability of Heterogeneous Multiprocessor Systems 
サブタイトル(英)  
キーワード(1)(和/英) シングルイベントアップセット / Single Event Upset  
キーワード(2)(和/英) ソフトエラー / Soft Error  
キーワード(3)(和/英) 信頼性 / Reliability  
キーワード(4)(和/英) 性能 / Performance  
キーワード(5)(和/英) 脆弱性 / Vulnerability  
キーワード(6)(和/英) キャッシュメモリ / Cache Memory  
キーワード(7)(和/英) タスクスケジューリング / Task Scheduling  
キーワード(8)(和/英) ヘテロジーニアスマルチプロセッサ / Heterogeneous Multiprocessor  
第1著者 氏名(和/英/ヨミ) 杉原 真 / Makoto Sugihara /
第1著者 所属(和/英) 豊橋技術科学大学/JST-CREST (略称: 豊橋技科大/JST)
Toyohashi University of Technology (略称: TUT)
第2著者 氏名(和/英/ヨミ) / /
第2著者 所属(和/英) (略称: )
(略称: )
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2008-03-05 13:25:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2007-138, ICD2007-161 
巻番号(vol) vol.107 
号番号(no) no.506(VLD), no.509(ICD) 
ページ範囲 pp.7-12 
ページ数
発行日 2008-02-27 (VLD, ICD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会