講演抄録/キーワード |
講演名 |
2008-09-26 10:30
粒度可変論理セルにおける入力粒度最適化の一検討 ○古賀正紘・三浦 大・尼崎太樹・飯田全広・末吉敏則(熊本大) RECONF2008-33 |
抄録 |
(和) |
リコンフィギャラブルIPをSoC設計に用いることで,専用回路であるASICとは異なりチップ単位での柔軟性をもたせることができる.しかしながら,現在のFPGAアーキテクチャをそのままIPコアとして用いただけではその性能ギャップは明らかである.そこで我々は,リコンフィギャラブルIP(Intellectual Property)として粒度可変論理セルVGLC(Variable Grain Logic Cell)アーキテクチャを提案している.本論文ではテクノロジマッピングにおいて,VGLCを構成するBLEの粒度最適化に関しての検討を行った.その結果,面積に関してはBLEの粒度は3入力が,論理段数に関しては粒度が5入力であることがわかった. |
(英) |
A Reconfigurable Logic Device (RLD), which has circuit programmability, is applied to embedded systems as a hardware Intellectual Property (IP) core. However, conventional RLDs,which are commercial Field Programmable Gate Arrays (FPGAs), cannot achieve efficient implementation. Then, we have studied a reconfigurable logic architecture that has both flexibility and high performance as a reconfigurable IP core. In this paper,we evaluate the granularity of BLE using our technology mapping tool. As a result, best result for area is achieved by 3 inputs BLE, and for logic depth is achieved by 5 inputs BLE. |
キーワード |
(和) |
リコンフィギャラブルIP / 粗粒度 / 細粒度 / テクノロジマッピング / / / / |
(英) |
reconfigurable IP / coarse-grain / fine-grain / technology mapping / / / / |
文献情報 |
信学技報, vol. 108, no. 220, RECONF2008-33, pp. 63-68, 2008年9月. |
資料番号 |
RECONF2008-33 |
発行日 |
2008-09-18 (RECONF) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
RECONF2008-33 |