講演抄録/キーワード |
講演名 |
2009-01-14 10:00
自律的細粒度パワーゲーティングに基づく低消費電力フィールドプログラマブルVLSI ○張山昌論・石原翔太・亀山充隆(東北大) ICD2008-138 エレソ技報アーカイブへのリンク:ICD2008-138 |
抄録 |
(和) |
本稿はオーバーヘッドの小さい細粒度パワーゲーティングに基づくフィールドプログラマブルVLSI(FPVLSI)を提案する.非同期アーキテクチャはセルの稼働状態を容易に検出できるため,予め電源のON/OFFのタイミングを記憶する必要がなく,シーケンサも必要としないため,小さなオーバーヘッドで細粒度パワーゲーティングの制御回路を構成できる.また,データ到着を予測することにより,パワーゲーティングによる遅延の増加と電源スイッチの無駄なスイッチングを無くすることができる.
ASPLA 90nm CMOSプロセスを用いて,提案FPVLSIの試作を行った.稼働率が20\%のとき,静的消費電力を34\%に削減することができた. |
(英) |
This paper presents a field-programmable VLSI(FPVLSI) based on fine-grain power gating with small overheads. The asynchronous architecture inherently has the information about the activity of a cell. This greatly reduces the area and power overheads of power gating control because a sequencer and a power-control-timing storage are not required.
Detecting data arrival in advance prevents delay for wake-up and unnecessary power switching. The proposed architecture is fabricated in the ASPLA 90nm CMOS process with dual threshold voltages. When the utilization is 20\%, the static power is reduced to 34\%. |
キーワード |
(和) |
FPGA / 非同期アーキテクチャ / パワーゲーティング / / / / / |
(英) |
FPGA / Asynchronous Architecture / Power gating / / / / / |
文献情報 |
信学技報, vol. 108, no. 375, ICD2008-138, pp. 51-55, 2009年1月. |
資料番号 |
ICD2008-138 |
発行日 |
2009-01-06 (ICD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
ICD2008-138 エレソ技報アーカイブへのリンク:ICD2008-138 |