お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2009-01-14 10:00
自律的細粒度パワーゲーティングに基づく低消費電力フィールドプログラマブルVLSI
張山昌論石原翔太亀山充隆東北大ICD2008-138 エレソ技報アーカイブへのリンク:ICD2008-138
抄録 (和) 本稿はオーバーヘッドの小さい細粒度パワーゲーティングに基づくフィールドプログラマブルVLSI(FPVLSI)を提案する.非同期アーキテクチャはセルの稼働状態を容易に検出できるため,予め電源のON/OFFのタイミングを記憶する必要がなく,シーケンサも必要としないため,小さなオーバーヘッドで細粒度パワーゲーティングの制御回路を構成できる.また,データ到着を予測することにより,パワーゲーティングによる遅延の増加と電源スイッチの無駄なスイッチングを無くすることができる.
ASPLA 90nm CMOSプロセスを用いて,提案FPVLSIの試作を行った.稼働率が20\%のとき,静的消費電力を34\%に削減することができた. 
(英) This paper presents a field-programmable VLSI(FPVLSI) based on fine-grain power gating with small overheads. The asynchronous architecture inherently has the information about the activity of a cell. This greatly reduces the area and power overheads of power gating control because a sequencer and a power-control-timing storage are not required.
Detecting data arrival in advance prevents delay for wake-up and unnecessary power switching. The proposed architecture is fabricated in the ASPLA 90nm CMOS process with dual threshold voltages. When the utilization is 20\%, the static power is reduced to 34\%.
キーワード (和) FPGA / 非同期アーキテクチャ / パワーゲーティング / / / / /  
(英) FPGA / Asynchronous Architecture / Power gating / / / / /  
文献情報 信学技報, vol. 108, no. 375, ICD2008-138, pp. 51-55, 2009年1月.
資料番号 ICD2008-138 
発行日 2009-01-06 (ICD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード ICD2008-138 エレソ技報アーカイブへのリンク:ICD2008-138

研究会情報
研究会 ICD IPSJ-ARC IPSJ-EMB  
開催期間 2009-01-13 - 2009-01-14 
開催地(和) 松心会館(大阪) 
開催地(英) Shoushin Kaikan 
テーマ(和) 組込みシステムプラットフォーム 
テーマ(英) Embedded System Platform 
講演論文情報の詳細
申込み研究会 ICD 
会議コード 2009-01-ICD-ARC-EMB 
本文の言語 日本語 
タイトル(和) 自律的細粒度パワーゲーティングに基づく低消費電力フィールドプログラマブルVLSI 
サブタイトル(和)  
タイトル(英) A Low-Power Feild-Programmable VLSI Based on Autonomous Fine-Grain Power-Gating 
サブタイトル(英)  
キーワード(1)(和/英) FPGA / FPGA  
キーワード(2)(和/英) 非同期アーキテクチャ / Asynchronous Architecture  
キーワード(3)(和/英) パワーゲーティング / Power gating  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 張山 昌論 / Masanori Hariyama / ハリヤマ マサノリ
第1著者 所属(和/英) 東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.)
第2著者 氏名(和/英/ヨミ) 石原 翔太 / Shota Ishihara / イシハラ ショウタ
第2著者 所属(和/英) 東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.)
第3著者 氏名(和/英/ヨミ) 亀山 充隆 / Michitaka Kameyama / Michitaka Kameyama
第3著者 所属(和/英) 東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2009-01-14 10:00:00 
発表時間 30分 
申込先研究会 ICD 
資料番号 ICD2008-138 
巻番号(vol) vol.108 
号番号(no) no.375 
ページ範囲 pp.51-55 
ページ数
発行日 2009-01-06 (ICD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会