講演抄録/キーワード |
講演名 |
2009-02-03 09:45
LDPC符号と軟判定復号による光通信用誤り訂正方式の検討 ○水落隆司・宮田好邦・市川俊亨・小西良明・小林竜也・井上朋香・斧原聖史・亀谷聡一朗・久保和夫・吉田英夫・清水克宏・一番ヶ瀬 広(三菱電機) OCS2008-118 |
抄録 |
(和) |
100Gb/s光トランスポートネットワークに適用可能な強力な訂正能力を有する誤り訂正(Forward Error Correction: FEC)を検討する. Low-Density Parity-Check (LDPC)符号の既存の復号方法に比べて,提案する巡回近似δ-minimumアルゴリズムによる復号方法は,大幅に回路規模を低減できる可能性がある.また,girthの大きくないLDPC符号に現れるエラーフロアが,RS符号との連接によって効果的に低減できることを述べる.LDPC符号の復号性能を最大限に引き出すためにSiGe BiCMOSプロセスで開発した2bit 32Gsample/s軟判定LSIについて述べる.大規模FPGAエミュレータによる提案FECの検証技術について紹介する. |
(英) |
Novel and strong forward error correction (FEC) for 100Gb/s optical transport networks is presented. Comparing with existing decoding method of Low-Density Parity-Check (LDPC) codes, the proposed decoding method based on cyclic-approximated delta-minimum algorithm has a potential to drastically reduce the circuit complexity. An unwanted error floor phenomenon, which usually appears in the LDPC codes having small girth, can be eliminated by concatenating with Reed-Solomon codes. A 2-bit 32 Gsample/s soft decision LSI made by SiGe BiCMOS is introduced, which is the fastest LSI reported to date. A hardware emulation technique is introduced using large scale and high speed FPGAs. |
キーワード |
(和) |
誤り訂正 / 100Gb/s / LDPC符号 / 軟判定 / エラーフロア / / / |
(英) |
Forward error correction / 100Gb/s / LDPC codes / Soft decision decoding / Error floor / / / |
文献情報 |
信学技報, vol. 108, no. 423, OCS2008-118, pp. 67-72, 2009年2月. |
資料番号 |
OCS2008-118 |
発行日 |
2009-01-26 (OCS) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
OCS2008-118 |