お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2009-08-11 13:55
ウェーブパイプライン化ファイアウォールユニットのFPGA実装
齊藤圭介伊藤 慧伊丸岡修哉佐藤友暁深瀬政秋弘前大CPM2009-48 エレソ技報アーカイブへのリンク:CPM2009-48
抄録 (和) 我々の研究室では、FPGAを用いたH-HIPS(Hardware-based Host Intrusion Prevention System)の開発に取り組んでいる。FPGAは容易に回路情報の書き換えが可能である特徴を持つが、カスタム設計のLSIと比較して動作速度や消費電力の点で劣っている。FPGAを使用する組み込み機器において、処理速度を犠牲とせずに、消費電力を削減する手法の開発は重要である。そこで我々はウェーブパイプライン手法に注目し、H-HIPSのファイアウォールユニットへと採用した。ウェーブパイプライン手法は、従来のパイプライン手法と比較して回路の低消費電力化と高速化が可能である。本論文では、ウェーブパイプライン手法によるファイアウォールユニットのFPGAへの実装について述べる。 
(英) We have been working on the development of H-HIPS by using a FPGA. A FPGA can change circuits information easily. But, it is inferior in processing speed and power consumption to a LSI by customizing. In an embedded system by using a FPGA, development of method for low-power operations on a FPGA is important. Therefore, we selected Wave-pipeline technique, and adopted it for a Firewall Unit of H-HIPS. Because Wave-pipeline is a pipeline technique which don't use pipeline registers, wave-pipelined circuits can achieve low-power and high-speed operations in comparison with conventional pipelined circuits. In this paper, we describe about implementation of a Wave-pipelined Firewall Unit to a FPGA.
キーワード (和) FPGA / 不正アクセス / ウェーブパイプライン / / / / /  
(英) FPGA / Unauthorized Computer Access / Wave-Pipeline / / / / /  
文献情報 信学技報, vol. 109, no. 171, CPM2009-48, pp. 77-81, 2009年8月.
資料番号 CPM2009-48 
発行日 2009-08-03 (CPM) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード CPM2009-48 エレソ技報アーカイブへのリンク:CPM2009-48

研究会情報
研究会 CPM  
開催期間 2009-08-10 - 2009-08-11 
開催地(和) 弘前大学 
開催地(英) Hirosaki Univ. 
テーマ(和) 電子部品・材料,一般 
テーマ(英) Electronic Component Parts and Materials, etc. 
講演論文情報の詳細
申込み研究会 CPM 
会議コード 2009-08-CPM 
本文の言語 日本語 
タイトル(和) ウェーブパイプライン化ファイアウォールユニットのFPGA実装 
サブタイトル(和)  
タイトル(英) FPGA implementation of a Wave-Pipelined Firewall Unit 
サブタイトル(英)  
キーワード(1)(和/英) FPGA / FPGA  
キーワード(2)(和/英) 不正アクセス / Unauthorized Computer Access  
キーワード(3)(和/英) ウェーブパイプライン / Wave-Pipeline  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 齊藤 圭介 / Keisuke Saito / サイトウ ケイスケ
第1著者 所属(和/英) 弘前大学 (略称: 弘前大)
Hirosaki University (略称: Hirosaki Univ.)
第2著者 氏名(和/英/ヨミ) 伊藤 慧 / Kei Ito / イトウ ケイ
第2著者 所属(和/英) 弘前大学 (略称: 弘前大)
Hirosaki University (略称: Hirosaki Univ.)
第3著者 氏名(和/英/ヨミ) 伊丸岡 修哉 / Shuya Imaruoka / イマルオカ シュウヤ
第3著者 所属(和/英) 弘前大学 (略称: 弘前大)
Hirosaki University (略称: Hirosaki Univ.)
第4著者 氏名(和/英/ヨミ) 佐藤 友暁 / Tomoaki Sato / サトウ トモアキ
第4著者 所属(和/英) 弘前大学 (略称: 弘前大)
Hirosaki University (略称: Hirosaki Univ.)
第5著者 氏名(和/英/ヨミ) 深瀬 政秋 / Masa-aki Fukase / フカセ マサアキ
第5著者 所属(和/英) 弘前大学 (略称: 弘前大)
Hirosaki University (略称: Hirosaki Univ.)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2009-08-11 13:55:00 
発表時間 25分 
申込先研究会 CPM 
資料番号 CPM2009-48 
巻番号(vol) vol.109 
号番号(no) no.171 
ページ範囲 pp.77-81 
ページ数
発行日 2009-08-03 (CPM) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会