講演抄録/キーワード |
講演名 |
2013-03-14 09:10
低消費電力アクセラレータCMAの計算完了の保証機構について ○津坂章仁・伊澤麻衣・宇野理恵・小崎信明・天野英晴(慶大) CPSY2012-86 DC2012-92 |
抄録 |
(和) |
Cool Mega-Array (CMA) は高性能低電力アクセラレータのための新たなアーキテクチャである.
このCMAの問題点として,PEアレイが組み合わせ回路で構成されているためにより計算が完了する時間がわからないこと,つまり計算の完了が保証できないことが挙られる.現状ではプログラマは計算完了時間を予測してコードに記述しているが,これは,アプリケーションごとに異なる値であり,温度や電圧によっても左右されるため,現実的ではない.
よって,本研究では,PEアレイでの消費電力,面積,及びアプリケーション搭載可用性に悪影響を与えることなく,アプリケーションの実行完了の保証を行う機について提案,実装した.今回の提案手法では,計算の完了を示す信号をPEアレイ内で転送することにした.この計算完了信号は計算開始と同時にPEアレイに入力され,計算完了後に出力される.これをコントローラが監視していることによって計算の完了を探知することができる.また,各PE内に遅延線を設計し,演算の種類によって各PEの計算完了信号を次のPEに出力するようにした.これらの機構により,面積1.15%増,電力0.448%増に抑えつつ,プログラマがコードに計算完了時間を記述する必要をなくすことに成功した. |
(英) |
Cool Mega-Array (CMA) is a novel high performance but low power
reconfigurable accelerator consisting of a large PE (Processing Element) Array
and small $\mu$ controller.
Since PE array in CMA is pure combination circuits,
the completion time of calculation is not fixed, i.e.,
completion of calculation is depending on the application datapath.
Although the programmer can predict the time of completion
and described in the code of $\mu$ controller,
the exact delay is influenced by the temperature and variance of the product.
The prediction is difficult especially with the advanced process.
In order to address this problem, we propose a hardware mechanism that guarantees the completion of
execution of application, without a negative influence on the power consumption in PE array,
area, and the availability of application as possible.
The delayed signal which shows the completion of calculation is transmitted within PE array.
It is inputted when a calculation starts, propagated on the datapath, and
outputted after the completion of calculation.
The controller can check the signal and gather results automatically.
Using the mechanism, the programmer does not need to describe the completion time of calculation
in a code, with the increase of 1.15\% of area and 0.448\% of electric power. |
キーワード |
(和) |
低電力デザイン / リコンフィギャラブルシステム / アクセラレータ / / / / / |
(英) |
Low Power Design / Reconfigurable System / Accelerator / / / / / |
文献情報 |
信学技報, vol. 112, no. 481, CPSY2012-86, pp. 205-210, 2013年3月. |
資料番号 |
CPSY2012-86 |
発行日 |
2013-03-07 (CPSY, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
CPSY2012-86 DC2012-92 |
|