講演抄録/キーワード |
講演名 |
2013-10-07 10:30
メモリをベースにした省電力MCU内蔵フィールドプログラマブルデバイス ○松村哲哉(日大)・川村嘉郁(ルネサス エレクトロニクス)・岡田尚也(金沢大)・有本和民(岡山県立大)・牧野博之(阪工大)・松田吉雄(金沢大) VLD2013-46 ICD2013-70 IE2013-46 エレソ技報アーカイブへのリンク:ICD2013-70 |
抄録 |
(和) |
メモリをベースにしたフィールドプログラマブルシーケンサ&メモリ(FPSM)のアーキテクチャが報告されている.FPSMは内蔵メモリとして動作するだけでなく自律的な状態遷移制御をCPUと独立して実行することができMCU内蔵のフィールドプログラマブル周辺機能を実現する.本稿ではFPSMの具体的な構成について提案し、各周辺機能のシミュレーションによる動作検証とFPGAボード上での実装評価結果について報告する.FPGAボードは最大50MHzで動作し,タイマー,シフター,シリアルIO,FIFO,およびPulse Width Modulation (PWM)等の基本的な周辺回路機能の動作がFPGA実装評価により確認された. |
(英) |
A Field Programmable Sequencer and memory (FPSM), which is an embedded memory based programmable peripherals for Micro Controller Units, was proposed in architecture level. The FPSM functions as not only memories but also as finite autonomous state transition controls without CPU. In this paper, concept and architecture of FPSM, and an implementation on an FPGA is described. The FPGA operates at the maximum frequency of 50 MHz. Correct operations of fundamental peripherals such as timers, shifters, serial receivers/transmitters, FIFOs and Pulse Width Modulations (PWM) are verified. |
キーワード |
(和) |
FPGA / MCU / メモリ / 周辺機能 / プログラマブルデバイス / シーケンサ / / |
(英) |
FPGA / MCU / Memory / Peripheral functions / Programmable devices / Sequencer / / |
文献情報 |
信学技報, vol. 113, no. 235, VLD2013-46, pp. 1-6, 2013年10月. |
資料番号 |
VLD2013-46 |
発行日 |
2013-09-30 (VLD, ICD, IE) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2013-46 ICD2013-70 IE2013-46 エレソ技報アーカイブへのリンク:ICD2013-70 |