講演抄録/キーワード |
講演名 |
2016-08-10 11:25
表面プラズモンの多モード干渉を用いた全光論理演算回路 ○太田 雅・住村あさひ・渡邊 領・中山昂太郎・古木崇裕・石井佑弥・福田光男(豊橋技科大) ED2016-41 エレソ技報アーカイブへのリンク:ED2016-41 |
抄録 |
(和) |
近年,表面プラズモン(SP)を信号キャリアとする,高密度光論理演算技術が報告され始めている.これまでに我々は, Au膜上に形成した$SiO_2$パターンによる,SPの多モード干渉を利用した,多入力多出力の演算が可能な全光論理演算回路を世界に先駆けて提案し,設計と作製と動作を確認してきた.
本研究では,多モード干渉部と位相調整部で構成されるSP論理演算素子について,その設計手法と解析的な動作確認について報告する.また,SP論理演算素子をカスケード接続した論理演算回路について,入力信号と参照信号とを干渉させることで,半加算器回路として動作することを実験的に確認し,その論理演算特性ついて報告する. |
(英) |
Plasmonic logic circuits are of interest because of their potential for high-speed information processing and high-density integration of optical devices. Recently, we have demonstrated an all-optical logic circuits with simple phase adjustment using plasmonic multimode interference (MMI) devices, composed of SiO2 stripes on a Au film. In this study, we cascade plasmonic logic devices composed of a 2×2 MMI device and 1×1 MMI phase adjuster, and demonstrate a half-adder logic operation using scanning near-field optical microscopy. |
キーワード |
(和) |
表面プラズモン / フォトニック集積回路 / 光論理回路 / 多モード干渉 / プラズモニックデバイス / / / |
(英) |
Surface Plasmons / Photonic Integrated Circuit / Optical Logic / Multimode Interference / Plasmonic Device / / / |
文献情報 |
信学技報, vol. 116, no. 181, ED2016-41, pp. 61-64, 2016年8月. |
資料番号 |
ED2016-41 |
発行日 |
2016-08-02 (ED) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
ED2016-41 エレソ技報アーカイブへのリンク:ED2016-41 |