講演抄録/キーワード |
講演名 |
2017-03-02 13:30
[招待講演]CPU-FPGA密結合アーキテクチャを用いたIoTアプリケーションの高速化手法 ○小林悠記・渡邊義和・柴田誠也・竹中 崇・細見岳生・中村祐一(NEC) VLD2016-115 |
抄録 |
(和) |
近年、CPUとFPGAが密結合したCPU-FPGA密結合アーキテクチャが注目を集めている。本稿では、CPU-FPGA密結合アーキテクチャを活用したアクセラレーション手法を紹介する。CPU-FPGA密結合アーキテクチャでは、CPUとFPGA間でメインメモリ空間を共有し高速にアクセスできるという特徴があるが、その通信性能を十分引き出すためにはハードウェア及びソフトウェア双方を注意深く設計する必要がある。そこで我々は、データのパッキングによる通信効率向上手法、及び、リングキューを活用した通信手法を開発した。評価実験では、本手法を高精度な分析処理を行うIoTアプリに適用し、同アプリのカーネル処理の高速化に有効なことを確認した。 |
(英) |
CPU-FPGA tightly coupled architecture is an emerging architecture where FPGA is tightly coupled with CPU. We introduce an acceleration method that exploits the CPU-FPGA tightly coupled architecture. The advantages of such CPU-FPGA tightly coupled architecture include a broadband interconnect for the main memory space shared by CPU and FPGA. However, it requires careful design of both hardware and software to fully exploit the potential communication performance of the architecture. We developed a data packing technique to improve the efficiency of communication, and communication scheme that utilizes ring queues. We applied the developed techniques to an IoT application that performs the high-accuracy analysis of real world and confirmed that they are effective for accelerating the kernel function of the application. |
キーワード |
(和) |
FPGA / CPU-FPGA密結合アーキテクチャ / IoT / リングキュー / / / / |
(英) |
FPGA / CPU-FPGA tightly coupled architecture / IoT / Ring-queue / / / / |
文献情報 |
信学技報, vol. 116, no. 478, VLD2016-115, pp. 79-79, 2017年3月. |
資料番号 |
VLD2016-115 |
発行日 |
2017-02-22 (VLD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2016-115 |