講演抄録/キーワード |
講演名 |
2017-04-20 13:00
ハード・ソフト連携QoS制御アーキテクチャの性能評価 ○北田敦史・西村和人・朝永 博(富士通研) CS2017-1 |
抄録 |
(和) |
近年のCPU性能向上やマルチコア・マルチスレッド化の進展によりネットワーク機能のソフトウェア化が進んでいるが、QoS制御のような複雑なアルゴリズムを伴うネットワーク機能を、400Gイーサネットのような超高速インタフェースにおいてフルワイヤレートで提供することは未だ困難である。そこで我々は、全てをソフトウェアで制御するのではなく、ハードウェアとソフトウェアが連携してQoS制御を行うアーキテクチャを検討/提案してきた。本稿では、提案アーキテクチャを実用化するための検討と、プロトタイプによる性能評価結果を示し、提案アーキテクチャの有効性を実証する。 |
(英) |
Recent improvements of CPU performance and multi-core/multi-thread processing are driving forward the network softwarization. But it’s still difficult to provide network functions with complicated algorithm like QoS scheduling at full wire rate in ultra-high speed interfaces such as 400 Gbit Ethernet by software. So we have proposed the QoS scheduling architecture by the coordination of hardware and software, rather than controlling everything by software. In this paper, we describe the further study for practical use of our architecture and the performance evaluation result by the prototype system, and we prove the effectiveness of our proposed architecture. |
キーワード |
(和) |
QoS制御 / ソフトウェア化 / 400Gイーサネット / ハード・ソフト連携 / / / / |
(英) |
QoS Scheduling / Softwarization / 400Gbit Ethernet / Coordination of Hardware and Software / / / / |
文献情報 |
信学技報, vol. 117, no. 4, CS2017-1, pp. 1-6, 2017年4月. |
資料番号 |
CS2017-1 |
発行日 |
2017-04-13 (CS) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
CS2017-1 |
研究会情報 |
研究会 |
CS CQ |
開催期間 |
2017-04-20 - 2017-04-21 |
開催地(和) |
千歳科学技術大学 |
開催地(英) |
Chitose Institute of Science and Technology |
テーマ(和) |
ネットワークサービス,サービス品質,SDN(Software-Defined Networking),NFV(Network Functions Virtualization),ネットワーク仮想化,クラウド,コンテンツ配信,一般 |
テーマ(英) |
Network Serice, Service Quality, SDN (Software-Defined Networking), NFV (Network Functions. Virtualization), Network Virtualization, Cloud, Contents Delivery, etc |
講演論文情報の詳細 |
申込み研究会 |
CS |
会議コード |
2017-04-CS-CQ |
本文の言語 |
日本語 |
タイトル(和) |
ハード・ソフト連携QoS制御アーキテクチャの性能評価 |
サブタイトル(和) |
|
タイトル(英) |
Performance Evaluation of QoS Scheduling Architecture by the Coordination of Hardware and Software |
サブタイトル(英) |
|
キーワード(1)(和/英) |
QoS制御 / QoS Scheduling |
キーワード(2)(和/英) |
ソフトウェア化 / Softwarization |
キーワード(3)(和/英) |
400Gイーサネット / 400Gbit Ethernet |
キーワード(4)(和/英) |
ハード・ソフト連携 / Coordination of Hardware and Software |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
北田 敦史 / Atsushi Kitada / キタダ アツシ |
第1著者 所属(和/英) |
株式会社富士通研究所 (略称: 富士通研)
Fujitsu Laboratories LTD. (略称: Fujitsu Lab.) |
第2著者 氏名(和/英/ヨミ) |
西村 和人 / Kazuto Nishimura / ニシムラ カズト |
第2著者 所属(和/英) |
株式会社富士通研究所 (略称: 富士通研)
Fujitsu Laboratories LTD. (略称: Fujitsu Lab.) |
第3著者 氏名(和/英/ヨミ) |
朝永 博 / Hiroshi Tomonaga / トモナガ ヒロシ |
第3著者 所属(和/英) |
株式会社富士通研究所 (略称: 富士通研)
Fujitsu Laboratories LTD. (略称: Fujitsu Lab.) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2017-04-20 13:00:00 |
発表時間 |
25分 |
申込先研究会 |
CS |
資料番号 |
CS2017-1 |
巻番号(vol) |
vol.117 |
号番号(no) |
no.4 |
ページ範囲 |
pp.1-6 |
ページ数 |
6 |
発行日 |
2017-04-13 (CS) |
|