お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2019-02-27 15:35
電源ノイズの影響を考慮したフリップフロップの耐性改善
木下湧矢三浦幸也首都大東京DC2018-82
抄録 (和) 近年,VLSI回路の微細化や電源電圧の低下に伴い,IR-dropのような電源ノイズによる回路動作への影響が問題となっている.SRAMに関しては電源ノイズによる誤動作の発生やその対策の提案などの研究が盛んに行われている.一方で,同じメモリ素子であるフリップフロップ(FF)に関しては,電源ノイズによる回路動作への影響や誤動作対策の研究例がほとんどない.筆者らは,FFが電源ノイズによって引き起こされる誤動作の原因を明らかにし,その対策として回路構造を変更した新しいFF回路を提案した.しかしながら提案した回路構造のうち,クロックドインバータ型FFに対しては誤動作耐性の効果が小さく,更なる改善の余地があった.そこで本研究ではクロックドインバータ型FFに対して誤動作耐性が向上しなかった原因について考察し,その改善策を提案する.この改善を適用したFF回路について,電源ノイズによる回路の誤動作耐性と回路性能の評価を行い,その有効性を示す. 
(英) With the scaling down and low-power operation of VLSI circuits, influence on circuit behavior by power supply noise such as IR-drop becomes noticeable. Error occurrence on SRAMs by power supply noise and several countermeasures have already been reported. On the other hand, similar study for FF (Flip-Flop) circuits that are one of memory elements is not popular than SRAMs. In our previous study, several new FF circuits which are countermeasures for errors have been developed. FFs of a transmission gate type had been showed good performance for power supply noise. However, effectiveness of a clocked inverter type for noise was small. In this study, we consider the cause of the low effectiveness for clocked inverter FFs and propose its improvement method. We verify the effectiveness for power supply noise of improved FFs and evaluate circuit performance by using circuit simulation.
キーワード (和) 電源ノイズ / フリップフロップ / 誤動作 / ビット反転 / クロックドインバータ / / /  
(英) Power Supply Noise / Flip-Flop / Error / Bit-Flip / Clocked Inverter / / /  
文献情報 信学技報, vol. 118, no. 456, DC2018-82, pp. 67-72, 2019年2月.
資料番号 DC2018-82 
発行日 2019-02-20 (DC) 
ISSN Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード DC2018-82

研究会情報
研究会 DC  
開催期間 2019-02-27 - 2019-02-27 
開催地(和) 機械振興会館 
開催地(英) Kikai-Shinko-Kaikan Bldg. 
テーマ(和) VLSI設計とテストおよび一般 
テーマ(英) VLSI Design and Test, etc. 
講演論文情報の詳細
申込み研究会 DC 
会議コード 2019-02-DC 
本文の言語 日本語 
タイトル(和) 電源ノイズの影響を考慮したフリップフロップの耐性改善 
サブタイトル(和)  
タイトル(英) Improvement of Flip-Flop Performance Considering the Influence of Power Supply Noise 
サブタイトル(英)  
キーワード(1)(和/英) 電源ノイズ / Power Supply Noise  
キーワード(2)(和/英) フリップフロップ / Flip-Flop  
キーワード(3)(和/英) 誤動作 / Error  
キーワード(4)(和/英) ビット反転 / Bit-Flip  
キーワード(5)(和/英) クロックドインバータ / Clocked Inverter  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 木下 湧矢 / Yuya Kinoshita / キノシタ ユウヤ
第1著者 所属(和/英) 首都大学東京 (略称: 首都大東京)
Tokyo Metropolitan University (略称: Tokyo Metropolitan Univ.)
第2著者 氏名(和/英/ヨミ) 三浦 幸也 / Yukiya Miura / ミウラ ユキヤ
第2著者 所属(和/英) 首都大学東京 (略称: 首都大東京)
Tokyo Metropolitan University (略称: Tokyo Metropolitan Univ.)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2019-02-27 15:35:00 
発表時間 25分 
申込先研究会 DC 
資料番号 DC2018-82 
巻番号(vol) vol.118 
号番号(no) no.456 
ページ範囲 pp.67-72 
ページ数
発行日 2019-02-20 (DC) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会