お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2019-07-24 14:10
乗法的オフセットに基づく高効率AESハードウェアアーキテクチャの設計
上野 嶺東北大)・森岡澄夫インターステラテクノロジズ)・三浦典之松田航平永田 真神戸大)・Shivam Bhasin南洋理工大)・Yves MathieuTarik GrabaJean-Luc Dangerフランス国立高等電気通信学校)・本間尚文東北大ISEC2019-58 SITE2019-52 BioX2019-50 HWS2019-53 ICSS2019-56 EMM2019-61
抄録 (和) 本稿では高効率AES ハードウェアアーキテクチャの設計を示す.提案アーキテクチャはレジスタリタイミングや命令順序交換に加え,本稿で新たに提案する線形演算の最適化手法である乗法的オフセットを用いることで高いスループット面積効率を達成する.さらに本稿では,論理合成の結果から,提案するAES 暗復号ハードウェアとAES暗号化ハードウェアはそれぞれ既存手法よりも約51–57%と58–64%高いスループット面積効率を有することを示す. 
(英) This paper presents high throughput/gate hardware architectures. In order to achieve a high area-time efficiency, the proposed architectures employ a new trick for optimizing construction of linear operations named multiplicative-offset, in addition to register-retiming and operation-reordering techniques. As a result of logic syntheses, we confirm that the proposed AES encryption/decryption hardware and encryption hardware achieve approximately 51–57% and 58–64% higher efficiency than conventional ones, respectively
キーワード (和) AES / ハードウェアアーキテクチャ / ラウンドデータパス / 案復号 / CBCモード / / /  
(英) AES / Hardware architectures / Round-based encryption datapath / unified encryption/decryption architecture / CBC mode / / /  
文献情報 信学技報, vol. 119, no. 143, HWS2019-53, pp. 375-382, 2019年7月.
資料番号 HWS2019-53 
発行日 2019-07-16 (ISEC, SITE, BioX, HWS, ICSS, EMM) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード ISEC2019-58 SITE2019-52 BioX2019-50 HWS2019-53 ICSS2019-56 EMM2019-61

研究会情報
研究会 ISEC SITE ICSS EMM HWS BioX IPSJ-CSEC IPSJ-SPT 
開催期間 2019-07-23 - 2019-07-24 
開催地(和) 高知工科大学 
開催地(英) Kochi University of Technology 
テーマ(和) セキュリティ、一般 
テーマ(英) Security, etc. 
講演論文情報の詳細
申込み研究会 HWS 
会議コード 2019-07-ISEC-SITE-ICSS-EMM-HWS-BioX-CSEC-SPT 
本文の言語 日本語 
タイトル(和) 乗法的オフセットに基づく高効率AESハードウェアアーキテクチャの設計 
サブタイトル(和)  
タイトル(英) Design of Highly Efficient AES Hardware Architectures Based on Multiplicative-Offset 
サブタイトル(英)  
キーワード(1)(和/英) AES / AES  
キーワード(2)(和/英) ハードウェアアーキテクチャ / Hardware architectures  
キーワード(3)(和/英) ラウンドデータパス / Round-based encryption datapath  
キーワード(4)(和/英) 案復号 / unified encryption/decryption architecture  
キーワード(5)(和/英) CBCモード / CBC mode  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 上野 嶺 / Rei Ueno / ウエノ レイ
第1著者 所属(和/英) 東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.)
第2著者 氏名(和/英/ヨミ) 森岡 澄夫 / Sumio Morioka / モリオカ スミオ
第2著者 所属(和/英) インターステラテクノロジズ株式会社 (略称: インターステラテクノロジズ)
Interstellar Technologies Inc. (略称: IST)
第3著者 氏名(和/英/ヨミ) 三浦 典之 / Noriyuki Miura / ミウラ ノリユキ
第3著者 所属(和/英) 神戸大学 (略称: 神戸大)
Kobe University (略称: Kobe Univ.)
第4著者 氏名(和/英/ヨミ) 松田 航平 / Kohei Matsuda / マツダ コウヘイ
第4著者 所属(和/英) 神戸大学 (略称: 神戸大)
Kobe University (略称: Kobe Univ.)
第5著者 氏名(和/英/ヨミ) 永田 真 / Makoto Nagata / ナガタ マコト
第5著者 所属(和/英) 神戸大学 (略称: 神戸大)
Kobe University (略称: Kobe Univ.)
第6著者 氏名(和/英/ヨミ) Shivam Bhasin / Shivam Bhasin /
第6著者 所属(和/英) 南洋理工大学 (略称: 南洋理工大)
Nanyang Technological University (略称: NTU)
第7著者 氏名(和/英/ヨミ) Yves Mathieu / Yves Mathieu /
第7著者 所属(和/英) フランス国立高等電気通信学校 (略称: フランス国立高等電気通信学校)
Telecom ParisTech (略称: TPT)
第8著者 氏名(和/英/ヨミ) Tarik Graba / Tarik Graba /
第8著者 所属(和/英) フランス国立高等電気通信学校 (略称: フランス国立高等電気通信学校)
Telecom ParisTech (略称: TPT)
第9著者 氏名(和/英/ヨミ) Jean-Luc Danger / Jean-Luc Danger /
第9著者 所属(和/英) フランス国立高等電気通信学校 (略称: フランス国立高等電気通信学校)
Telecom ParisTech (略称: TPT)
第10著者 氏名(和/英/ヨミ) 本間 尚文 / Naofumi Homma / ホンマ ナオフミ
第10著者 所属(和/英) 東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.)
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2019-07-24 14:10:00 
発表時間 25分 
申込先研究会 HWS 
資料番号 ISEC2019-58, SITE2019-52, BioX2019-50, HWS2019-53, ICSS2019-56, EMM2019-61 
巻番号(vol) vol.119 
号番号(no) no.140(ISEC), no.141(SITE), no.142(BioX), no.143(HWS), no.144(ICSS), no.145(EMM) 
ページ範囲 pp.375-382 
ページ数
発行日 2019-07-16 (ISEC, SITE, BioX, HWS, ICSS, EMM) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会