お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2021-01-19 13:55
Delay-line clockingを用いた断熱量子磁束パラメトロン論理ゲートの検討と評価
山栄大樹横浜国大/学振)・竹内尚輝吉川信行横浜国大SCE2020-19 エレソ技報アーカイブへのリンク:SCE2020-19
抄録 (和) 断熱量子磁束パラメトロン(AQFP)は低スイッチングエネルギーで動作可能な超伝導回路である.これまでにdelay-lineを用いたクロッキング方式が提案され,動作周波数4 GHzにおいてゲート間遅延が10 ps程度の低レイテンシ動作が報告された.しかしながら,複雑なAQFP回路の場合においても同様に動作するかは明らかではない.本研究では,delay-line clockingによるAQFP論理ゲートの検討と評価を行った.delay-line clockingを用いた場合,従来のクロッキング方式と比較すると低レイテンシであるため,各相にAQFP bufferを挿入する必要がない.数値計算において,各相にbufferを挿入しない場合でも励起電流の動作マージンが十分広いことを確認した.また,ANDやXORのような複数のAQFPゲートを用いた回路が遅延時間が小さい場合でも十分広い動作マージンで動作することを確認した.AIST 10 kA/cm2 Nb high-speed standard processを用いてdelay-line clockingで駆動するAQFP buffer chain,AND,XORを試作した.2相スキップしたbuffer chain,AND,XORがゲート間遅延20 psにおいて,それぞれ5.5,4,3 GHzで正常動作したことを確認した. 
(英) Adiabatic quantum-flux-parametron (AQFP) is a superconductor logic family, which can operate with low switching energy. In a previous study, we proposed a delay-line clocking and demonstrated a simple AQFP buffer chain operating at 4 GHz with a latency of 10 ps between gates. However, it is not clear that more complex AQFP circuits adopting delay-line clocking can operate as is the case for a buffer chain. In the present study, we study and evaluate the AQFP logic gates adopting delay-line clocking. In delay-line clocking, it is not necessary to insert buffers in each phase because the latency is much smaller than that using conventional clocking scheme. Numerical simulation shows that buffer chain including phase skip buffer can operate with wide operating margins. We also confirm that the AQFP AND and XOR can operate with wide operating margins and latency of several ps in numerical simulations. We fabricate a test circuit including buffer chains, an AND, and an XOR using the AIST 10 kA/cm2 Nb high-speed standard process. The correct operations of a 2-phase skip buffer chain, an AND, and an XOR are confirmed at 5.5, 4, and 3 GHz, respectively, with latency of 20 ps between gates.
キーワード (和) 超伝導集積回路 / 断熱量子磁束パラメトロン(AQFP) / 断熱論理回路 / / / / /  
(英) superconducting integrated circuit / adiabatic quantum-flux-parametron (AQFP) / adiabatic logic circuit / / / / /  
文献情報 信学技報, vol. 120, no. 313, SCE2020-19, pp. 13-18, 2021年1月.
資料番号 SCE2020-19 
発行日 2021-01-12 (SCE) 
ISSN Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード SCE2020-19 エレソ技報アーカイブへのリンク:SCE2020-19

研究会情報
研究会 SCE  
開催期間 2021-01-19 - 2021-01-19 
開催地(和) オンライン開催 
開催地(英) Online 
テーマ(和) 信号処理基盤技術及び応用、一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 SCE 
会議コード 2021-01-SCE 
本文の言語 日本語 
タイトル(和) Delay-line clockingを用いた断熱量子磁束パラメトロン論理ゲートの検討と評価 
サブタイトル(和)  
タイトル(英) Study and evaluation of adiabatic quantum-flux-parametron logic gates using delay-line clocking 
サブタイトル(英)  
キーワード(1)(和/英) 超伝導集積回路 / superconducting integrated circuit  
キーワード(2)(和/英) 断熱量子磁束パラメトロン(AQFP) / adiabatic quantum-flux-parametron (AQFP)  
キーワード(3)(和/英) 断熱論理回路 / adiabatic logic circuit  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 山栄 大樹 / Taiki Yamae / ヤマエ タイキ
第1著者 所属(和/英) 横浜国立大学/日本学術振興会特別研究員 (略称: 横浜国大/学振)
Yokohama National University/Research Fellow of Japan Society for the Promotion of Science (略称: Yokohama Natl. Univ./JSPS Research Fellow)
第2著者 氏名(和/英/ヨミ) 竹内 尚輝 / Naoki Takeuchi / タケウチ ナオキ
第2著者 所属(和/英) 横浜国立大学 (略称: 横浜国大)
Yokohama National University (略称: Yokohama Natl. Univ.)
第3著者 氏名(和/英/ヨミ) 吉川 信行 / Nobuyuki Yoshikawa / ヨシカワ ノブユキ
第3著者 所属(和/英) 横浜国立大学 (略称: 横浜国大)
Yokohama National University (略称: Yokohama Natl. Univ.)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2021-01-19 13:55:00 
発表時間 25分 
申込先研究会 SCE 
資料番号 SCE2020-19 
巻番号(vol) vol.120 
号番号(no) no.313 
ページ範囲 pp.13-18 
ページ数
発行日 2021-01-12 (SCE) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会