お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2021-01-25 17:35
高速10進計数回路の設計
柳川宗平田中勇樹魏 書剛群馬大VLD2020-54 CPSY2020-37 RECONF2020-73
抄録 (和) 本研究では,10 進表現を用いた計数器の高速化を目的とする.10 進計数回路の実現方法として,BCD 数表現とそろばん数表現を用いた回路設計を行い,そろばん数表現の有用性について検討する.先行研究では,そろばん数表現をデジタルシステムで活用する提案がされており,そろばん数表現を用いた加算器が,非常に高速であることが証明されている.また,計数器の高速化を図るために,桁上げを保存する桁上げ先読みアルゴリズムを提案する.いくつかのフリップフロップを挿入することにより,長い桁数を有する計数回路の高速化を実現することを確認している. 
(英) In this study, we propose new architectures for high speed decimal counters. The two kinds of counters are designed using BCD code and abacus number representations respectively, and the design results show that the abacus architecture can be mainly implemented by shifting operations. Previous studies have proposed the use of the abacus number representation in digital systems, proving that adders using the abacus number representation are extremely fast. We also present a new carry look ahead algorithm by which, the carries are stored in some inserting flip-flops and the high speed counters can be implemented.
キーワード (和) 10進計数器 / そろばん数表現 / BCD数表現 / / / / /  
(英) dicimal counter / abacus number / Binary coded decimal / / / / /  
文献情報 信学技報, vol. 120, no. 337, VLD2020-54, pp. 85-89, 2021年1月.
資料番号 VLD2020-54 
発行日 2021-01-18 (VLD, CPSY, RECONF) 
ISSN Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2020-54 CPSY2020-37 RECONF2020-73

研究会情報
研究会 CPSY RECONF VLD IPSJ-ARC IPSJ-SLDM  
開催期間 2021-01-25 - 2021-01-26 
開催地(和) オンライン開催 
開催地(英) Online 
テーマ(和) FPGA 応用および一般 
テーマ(英) FPGA Applications, etc. 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2021-01-CPSY-RECONF-VLD-ARC-SLDM 
本文の言語 日本語 
タイトル(和) 高速10進計数回路の設計 
サブタイトル(和)  
タイトル(英) High speed architectures of decimal counters 
サブタイトル(英)  
キーワード(1)(和/英) 10進計数器 / dicimal counter  
キーワード(2)(和/英) そろばん数表現 / abacus number  
キーワード(3)(和/英) BCD数表現 / Binary coded decimal  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 柳川 宗平 / Shuhei Yanagawa / ヤナガワ シュウヘイ
第1著者 所属(和/英) 群馬大学 (略称: 群馬大)
Gunma University (略称: Gunma Univ.)
第2著者 氏名(和/英/ヨミ) 田中 勇樹 / Yuuki Tanaka / タナカ ユウキ
第2著者 所属(和/英) 群馬大学 (略称: 群馬大)
Gunma University (略称: Gunma Univ.)
第3著者 氏名(和/英/ヨミ) 魏 書剛 / Shugang Wei / ギ ショゴウ
第3著者 所属(和/英) 群馬大学 (略称: 群馬大)
Gunma University (略称: Gunma Univ.)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2021-01-25 17:35:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2020-54, CPSY2020-37, RECONF2020-73 
巻番号(vol) vol.120 
号番号(no) no.337(VLD), no.338(CPSY), no.339(RECONF) 
ページ範囲 pp.85-89 
ページ数
発行日 2021-01-18 (VLD, CPSY, RECONF) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会