講演抄録/キーワード |
講演名 |
2022-12-15 15:00
簡易モデルを用いた60 GHz帯ダイレクトRFアンダーサンプリング受信用サンプルホールド回路のクロック立下り時間の検討 ○古市朋之・本良瑞樹・末松憲治(東北大) MW2022-135 |
抄録 |
(和) |
我々はこれまで60 GHz 帯ダイレクトRF アンダーサンプリング受信用サンプルホールド(S/H) IC を開発してきた.ダイレクトRF アンダーサンプリング受信では,直接RF 信号をサンプリングするため,サンプル状態からホールド状態に遷移する立下り時間がホールド出力電圧に影響する.60 GHz 帯などのミリ波帯に高周波化すると,クロックの立下り時間がps 級であっても入力周波数の周期もps 級であるためその影響を無視できず,これを考慮したクロックの設計が必要となる.本稿では,可変コンダクタンスとホールドキャパシタからなるS/H 回路の簡易モデルを用いて,クロックの立下り時間に対するホールド出力の低下量について数値解析を行いその影響を明らかにしたので報告する. |
(英) |
The use of millimeter-wave bands such as the 60 GHz band has been attracting attention for broadband and large-capacity communications. We have developed a sample-and-hold (S/H) IC for Direct RF undersampling receiver in the 60 GHz band. Since Direct RF undersampling receiver samples RF signals directly, the fall time to transition from the sample state to the hold state affects the hold output voltage. When the operating frequency is increased to millimeter-wave band such as 60 GHz band, the effect of the clock fall time characteristic cannot be ignored even pico second order because it is nearly equal to the period of the input signal. In this report, we analyzed clock falling time versus hold output signal amplitude degradation characteristics using a simple S/H circuit model consists of a variable conductance and hold capacitor. The numerical analysis result is good agree with the actual circuit simulation result of the designed 60 GHz-band S/H circuit. |
キーワード |
(和) |
ディジタルRF / ダイレクトRF / アンダーサンプリング / サンプルホールド回路 / / / / |
(英) |
Digital RF / Direct RF / Undersampling / Sample and Hold Circuit / / / / |
文献情報 |
信学技報, vol. 122, no. 313, MW2022-135, pp. 22-26, 2022年12月. |
資料番号 |
MW2022-135 |
発行日 |
2022-12-08 (MW) |
ISSN |
Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
MW2022-135 |
研究会情報 |
研究会 |
MW |
開催期間 |
2022-12-15 - 2022-12-16 |
開催地(和) |
神宮会館(伊勢市) |
開催地(英) |
Jingu-Kaikan(Ise) |
テーマ(和) |
マイクロ波一般 |
テーマ(英) |
Microwave, etc. |
講演論文情報の詳細 |
申込み研究会 |
MW |
会議コード |
2022-12-MW |
本文の言語 |
日本語 |
タイトル(和) |
簡易モデルを用いた60 GHz帯ダイレクトRFアンダーサンプリング受信用サンプルホールド回路のクロック立下り時間の検討 |
サブタイトル(和) |
|
タイトル(英) |
A Design of Clock Fall Time for 60 GHz-band S/H Circuit using Simple Circuit Model |
サブタイトル(英) |
|
キーワード(1)(和/英) |
ディジタルRF / Digital RF |
キーワード(2)(和/英) |
ダイレクトRF / Direct RF |
キーワード(3)(和/英) |
アンダーサンプリング / Undersampling |
キーワード(4)(和/英) |
サンプルホールド回路 / Sample and Hold Circuit |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
古市 朋之 / Tomoyuki Furuichi / フルイチ トモユキ |
第1著者 所属(和/英) |
東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.) |
第2著者 氏名(和/英/ヨミ) |
本良 瑞樹 / Mizuki Motoyoshi / モトヨシ ミズキ |
第2著者 所属(和/英) |
東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.) |
第3著者 氏名(和/英/ヨミ) |
末松 憲治 / Noriharu Suematsu / スエマツ ノリハル |
第3著者 所属(和/英) |
東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2022-12-15 15:00:00 |
発表時間 |
25分 |
申込先研究会 |
MW |
資料番号 |
MW2022-135 |
巻番号(vol) |
vol.122 |
号番号(no) |
no.313 |
ページ範囲 |
pp.22-26 |
ページ数 |
5 |
発行日 |
2022-12-08 (MW) |