お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップ  戻る   前のICD研究会 / 次のICD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


集積回路研究会(ICD) [schedule] [select]
専門委員長 中屋 雅夫
副委員長 松澤 昭
幹事 宮野 信治, 甲斐 康司
幹事補佐 相本 代志治, 永田 真

日時 2006年 5月25日(木) 10:30 - 16:45
2006年 5月26日(金) 10:30 - 16:45
議題 VLSI一般(ISSCC2006特集)<オーガナイザ:吉本 雅彦(神戸大学)> 
会場名 神戸大学百年記念館 会議室A 
住所 〒657-8501 神戸市灘区六甲台町1-1
交通案内 阪急「六甲」駅より 徒歩約15~20分
http://www.kobe-u.ac.jp/info/access/rokko/index.htm
会場世話人
連絡先
神戸大学 吉本 雅彦 教授
078-881-1212(大代表)

5月25日(木) 午前 
10:30 - 16:45
(1) 10:30-11:00 有機トランジスタとプラスチックアクチュエータを集積化したフレキシブルな点字ディスプレイ向けの回路技術 川口 博神戸大)・高宮 真関谷 毅加藤祐作染谷隆夫桜井貴康東大
(2) 11:00-11:30 1/1.8型640万画素60frame/s CMOSイメージセンサ 菊地 勝吉原 賢ソニー)・小関 賢ソニーLSIデザイン)・伊藤義治稲田喜昭倉持宗一郎若林準人岡野正史ソニー)・栗山拡実犬塚純一田島あかりソニーLSIデザイン)・中島 忠工藤義治古閑史彦野本哲夫ソニー
(3) 11:30-12:00 System-in-Silicon(SiS)技術と動き探索エンジンへの応用 熊谷浩一システム・ファブリケーション・テクノロジーズ)・Changqi Yang早大)・泉野人志成田信幸新城恵介岩下伸一中岡裕司河村智弘駒走英雄湊 司安保厚志鈴木隆昌システム・ファブリケーション・テクノロジーズ)・Zhenyu LiuYang Song後藤 敏早大
  12:00-13:00 昼食 ( 60分 )
(4) 13:00-13:30 40GOPS 250mWマトリックス型超並列プロセッサの開発 ~ モバイル向けSoCにも組込み可能な超高速プロセッサIP ~ 中田 清中島雅美野田英行谷崎哲志行天隆幸ルネサステクノロジ
(5) 13:30-14:00 90nm世代モバイルSoCの低電力化を実現する階層型多分割電源遮断回路技術 菅野雄介水野弘之日立)・安 義彦廣瀬健志島崎靖久星 聡宮入裕二朗ルネサステクノロジ)・石井敏文日立超LSIシステムズ)・山田哲也日立)・入田隆宏服部俊洋柳沢一正ルネサステクノロジ)・入江直彦日立
(6) 14:00-14:30 1Tb/sクロスバチップ向け高速伝送技術の開発 西山龍一酒林聡太山田 順安達裕幸森 豊富士通
  14:30-14:45 休憩 ( 15分 )
(7) 14:45-15:45 [特別招待講演]電力性能比向上を追求する先端プロセッサの技術動向 内山邦男日立
(8) 15:45-16:45 [特別招待講演]Deep Sub-100nm Design Challenges Tohru FuruyamaToshiba
5月26日(金) 午前 
10:30 - 16:45
(9) 10:30-11:00 低歪および低雑音を実現したオーディオ用ディジタル入力D級アンプスイッチングコントローラ 井戸 徹石塚総一郎日本テキサス・インスツルメンツ)・Lars RisboTIデンマーク)・青柳文孝濱崎利彦日本テキサス・インスツルメンツ
(10) 11:00-11:30 80/100MS/s 76.3/70.1dB SNDRデジタルTVチューナ用ΔΣADC 藤本義久金澤雄亮・○ロレ パスカル宮本雅之シャープ
(11) 11:30-12:00 90nmディジタルCMOSプロセスハイゲイン-オフセットキャンセル-正帰還増幅器を利用した30mW12ビット50MS/sサブレンジング方式ADC 清水泰秀村山茂満工藤孝平矢津田宏智小川昭英ソニーLSIデザイン
  12:00-13:00 昼食 ( 60分 )
(12) 13:00-13:30 32psecの解像度を実現したDVDライトストラテジ用63相出力PLLの開発 道正志郎崎山史朗武田憲明徳永祐介森江隆史松下電器
(13) 13:30-14:00 DDRインターフェースに適したデューティ補正機能をもつ小面積、低消費電力、広電源・周波数レンジを実現する位相同期ループ 徳永祐介崎山史朗道正志郎土居康之松下電器)・服部 慎パナソニック半導体システムテクノ
(14) 14:00-14:30 ダイナミックバイナリサーチによる高速チューニング機能を有した広帯域シンセサイザ 丸谷正純安佛英明近藤雅文白井徳明山崎 博渡邊 祐富士通
  14:30-14:45 休憩 ( 15分 )
(15) 14:45-15:15 >4GHz ATEアプリケーションの為の1.83ps分解能CMOS任意タイミング発生器 岡安俊幸須田昌克山本和弘寒竹秀介須藤 訓渡邊大輔アドバンテスト
(16) 15:15-15:45 ジッタオーバサンプリング技術を用いた1ps分解能ジッタ測定マクロの開発 野瀬浩一梶田幹浩水野正之NEC
(17) 15:45-16:15 1Tb/s 3Wチップ間誘導結合クロックデータトランシーバ 三浦典之溝口大介井上眞梨新津葵一慶大)・中川源洋田子雅基深石宗生NEC)・桜井貴康東大)・黒田忠広慶大
(18) 16:15-16:45 Resister-Transconductorハイブリッド回路を用いた20Gb/s同時双方向送受信回路 富田安基慶大)・田村泰孝木船雅也小川淳二後藤公太郎富士通研)・黒田忠広慶大

問合先と今後の予定
ICD 集積回路研究会(ICD)   [今後の予定はこちら]
問合先 永田 真 (神戸大学)
Tel:078-803-6569 Fax:078^803-6221
E--mail: be-u 


Last modified: 2006-04-06 00:44:14


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 
[研究会資料インデックス(vol. no.ごとの表紙と目次)]
 

[研究会発表・参加方法,FAQ] ※ ご一読ください
 

[ICD研究会のスケジュールに戻る]   /  
 
 トップ  戻る   前のICD研究会 / 次のICD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会