Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380
[TOP] | [2013] | [2014] | [2015] | [2016] | [2017] | [2018] | [2019] | [Japanese] / [English]
DC2016-74
キャプチャセーフテストベクトルを利用した低消費電力指向テスト生成における動的テスト圧縮法
○細川利典・平井淳士・山崎紘史・新井雅之(日大)
pp. 1 - 6
DC2016-75
電源ネットワークに対するIR-Dropの影響範囲特定に関する研究
○宮瀬紘平・濱崎機一(九工大)・ザウアー マティアス(フライブルク大)・ポリアン イリア(パッサウ大)・ベッカー ベルンド(フライブルク大)・温 暁青・梶原誠司(九工大)
pp. 7 - 10
DC2016-76
論理回路の組込み自己診断に関する提案
○香川敬祐・矢野郁也・王 森レイ・樋上喜信・高橋 寛(愛媛大)・大竹哲史(大分大)
pp. 11 - 16
DC2016-77
機械学習を用いたフェールチップ判別の性能向上に関する検討
○柚留木大地・大竹哲史(大分大)・中村芳行(ルネサス システムデザイン)
pp. 17 - 22
DC2016-78
Impact of Operational Unit Binding on Aging-induced Degradation in High-level Synthesis for Asynchronous Systems
○Tsuyoshi Iwagaki・Kohta Itani・Hideyuki Ichihara・Tomoo Inoue(Hiroshima City Univ.)
pp. 23 - 28
DC2016-79
到達不能状態を用いたSATベース順序回路のテスト不能故障判定法
○二関森人・細川利典(日大)・吉村正義(京都産大)・新井雅之(日大)・四柳浩之・橋爪正樹(徳島大)
pp. 29 - 34
DC2016-80
拡張シフトレジスタを用いた強セキュア回路設計法
○山崎紘史・細川利典(日大)・藤原秀雄(阪学院大)
pp. 35 - 40
DC2016-81
低コスト型の回避ルーティングの一考察
○杉浦佑介・小薄誠也・酒井和哉・福本 聡(首都大東京)
pp. 41 - 44
DC2016-82
FPGAに実装したリングオシレータの特性に関する考察
○佐藤晃平・三浦幸也(首都大東京)
pp. 45 - 52
DC2016-83
三次元積層ICのTSV相互接続の評価容易化設計DFE ~ アナログバウンダリスキャンによる接続抵抗評価 ~
○亀山修一(愛媛大/富士通)・王 森レイ・高橋 寛(愛媛大)
pp. 53 - 58
注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.