Online edition: ISSN 2432-6380
[TOP] | [2018] | [2019] | [2020] | [2021] | [2022] | [2023] | [2024] | [Japanese] / [English]
DC2024-1
単一命令セットコンピュータのFPGA実装と消費電力の評価
○オチルツォグト アリヤ・金澤健治(筑波大)
pp. 1 - 5
DC2024-2
CGRAにおけるコントローラ設計探索のための制御フロー分離の検討
○伊藤向子・小島拓也・高瀬英希・中村 宏(東大)
pp. 6 - 11
DC2024-3
RISC-V SMTプロセッサにおけるメッセージパッシング機構を用いたスレッド間通信の高速化
○赤松 豪・高田勝悟・田中友章・中條拓伯(東京農工大)
pp. 12 - 17
DC2024-4
FPGAクラスタ向け多対多シリアルインタコネクトの通信プロトコルの検討
○友利壮敦・長名保範(熊本大)
pp. 18 - 22
DC2024-5
Preliminary Report on an FPGA-based Prototype of a Network Switch Supporting Asynchronous Traffic Shaping for Time Sensitive Networking
○Akram Ben Ahmed・Takahiro Hirofuchi・Takaaki Fukai(AIST)
pp. 23 - 29
DC2024-6
IMAX3でchat.pyが動くまでにわかったこと
○中島康彦(奈良先端大)
pp. 30 - 35
DC2024-7
A preliminary evaluation of CNNs' performance of meteor detection using training data by generative AI towards FPGA implementation
○Zheng Yuping・Kenji Kanazawa(Univ. Tsukuba)
pp. 36 - 39
DC2024-8
アクティベーション最大化に基づくAIアクセラレータの故障分類と予測
○馬 善謀・難波一輝(千葉大)
pp. 40 - 45
DC2024-9
AIアクセラレータにおける故障位置検出可能なLBIST方法
○チョウ カシ・難波一輝(千葉大)
pp. 46 - 51
DC2024-10
エンコードとマージソートを用いた MLC PCM のバーストレングス最適化手法
○金 磊・難波一輝(千葉大)
pp. 52 - 57
DC2024-11
ZynqMP における PS-PL 間のキャッシュコヒーレントなデータ共有方式の検討
○河西 駿(琉球大)・長名保範(熊本大)
pp. 58 - 63
DC2024-12
サイドチャネル攻撃耐性の効率的な評価が可能なフレームワーク ~ 高位合成によるAES回路の評価をケーススタディとして ~
○小島拓也(東大)
pp. 64 - 69
DC2024-13
Pynqと高位合成による点群処理アプリケーションの設計と実装
○杉浦圭祐(慶大)
pp. 70 - 72
DC2024-14
3D-SRAMを利用したFPGAの検討とシミュレーション
○高橋 遼(東工大)・中原啓貴(東北大)
pp. 73 - 78
DC2024-15
ニューラルネットワーク計算のためのメモリ中心型可変並列性CGRAの検討
○堀 篤史・新井文也・浅井哲也・安藤洸太(北大)
pp. 79 - 84
注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.