お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 42件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
ICD, HWS
(共催)
2023-10-31
14:20
三重 いせシティプラザ
(ハイブリッド開催,主:現地開催,副:オンライン開催)
FPGAにおけるTime-to-Digital Converterのレーザー検知性能の評価
林 俊吾坂本純一横浜国大/産総研)・近野真生松本 勉横浜国大HWS2023-56 ICD2023-35
フォールト攻撃は動作中のデバイスに意図的に発生させた故障を利用し,内部の秘密情報を漏洩させる攻撃である.特にレーザーによ... [more] HWS2023-56 ICD2023-35
pp.10-15
ED 2022-04-21
11:20
ONLINE オンライン開催 プロセスポータビリティの高い完全デジタル時間領域型A/D変換器
甘田貴大範 公可電通大ED2022-6
本稿では, ,0.18umCMOSプロセスで設計した 大部分を論理合成可能な完全デジタル 時間領域型 A/D変換器を提案... [more] ED2022-6
pp.19-22
NLP, MSS
(併催)
2021-03-16
10:45
ONLINE オンライン開催 黄金比変換器の平均2乗量子化誤差の近似式
柏原芳克實松 豊九大NLP2020-63
黄金比変換器(Golden Ratio Encoder, GRE)はアナログ・ディジタル(A/D)変換方式の一種であり,... [more] NLP2020-63
pp.47-52
MW, ICD
(共催)
2019-03-15
11:00
沖縄 大濱信泉記念館(石垣島) An Energy-Saving Digital-to-Time Converter for Ultra-Low-Power Digital PLLs
Hongye HuangHanli Liu・○Zheng SunTeruki SomeyaAtsushi ShiraneKenichi OkadaTokyo TechMW2018-172 ICD2018-116
 [more] MW2018-172 ICD2018-116
pp.87-91
ICD, CPSY, CAS
(共催)
2018-12-23
09:30
沖縄 ホテルアトールエメラルド宮古島 [ポスター講演]時間インターリーブA/D変換器における3次高調波歪みのデジタル低減手法
宮腰佳祐木原崇雄吉村 勉阪工大CAS2018-106 ICD2018-90 CPSY2018-72
A/D変換器 (ADC) がもつ非線形性により出力に高調波歪みが現れ、SFDRを劣化させる。フィードバック構成でこの歪み... [more] CAS2018-106 ICD2018-90 CPSY2018-72
pp.107-108
DC 2017-12-15
15:30
秋田 放送大学秋田学習センター FPGAの自己テストのためのTDCを用いたテストクロック観測手法の検討
三宅庸資佐藤康夫梶原誠司九工大DC2017-75
FPGAの自己テストによるフィールド高信頼化のため,論理BISTと可変なテストクロックを組み合わせた遅延測定手法が提案さ... [more] DC2017-75
pp.37-42
VLD, DC
(共催)
CPM, ICD, IE
(共催)
CPSY, RECONF
(併催) [詳細]
2016-11-30
09:25
大阪 立命館大学大阪いばらきキャンパス 微小遅延故障テストのためのTDC組込み型スキャンFFの設計について
河塚信吾四柳浩之橋爪正樹徳島大VLD2016-62 DC2016-56
半導体製造技術の向上により,回路の遅延時間がわずかにシフトする微小遅延故障がタイミング不良として顕在化している.
微小... [more]
VLD2016-62 DC2016-56
pp.105-110
CAS, NLP
(共催)
2016-10-27
15:25
東京 日立中央研究所 2ステップ逐次比較時間デジタイザの自己校正法とトリガ回路の検討
井田貴士小澤祐喜姜 日晨小林春夫群馬大)・塩田良治ソシオネクストCAS2016-48 NLP2016-74
本稿では、絶対(平均)遅延素子配列のばらつきに対する線形自己校正を備えた2ステップ逐次比較時間-デジタル変換器(SAR ... [more] CAS2016-48 NLP2016-74
pp.55-60
ICD, SDM
(共催)
ITE-IST
(連催) [詳細]
2016-08-01
10:25
大阪 中央電気倶楽部 A Low-Power Mixed-Domain Delta-Sigma Time-to-Digital Converter Using Charge-Pump and SAR ADC
Anugerah FirdauziZule XuMasaya MiyaharaAkira MatsuzawaTokyo Tech.SDM2016-50 ICD2016-18
This paper presents a time-to-digital converter (TDC) using ... [more] SDM2016-50 ICD2016-18
pp.9-14
EE 2016-01-28
16:50
福岡 久留米ホテル エスプリ むだ時間を数十nsec程度に抑えたディジタルPFM制御絶縁形1MHz DC-DCコンバータ
野中廣茂針屋昭典廣田翔吾山岡速人石塚洋一長崎大EE2015-14
本論文では,以前から進めてきた1MHzのスイッチング周波数を有する非絶縁形DC-DCコンバータを対象にした独自のディジタ... [more] EE2015-14
pp.31-36
ICD, IE, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2015-10-26
15:00
宮城 一の坊(作並温泉) 高分解能パルス縮小型時間-デジタル変換器の設計
古賀丈尚飯塚哲也名倉 徹浅田邦博東大VLD2015-29 ICD2015-42 IE2015-64
本研究では高い時間分解能を実現するパルス縮小法に基づく時間-デジタル変換器(TDC)の提案を行う.異なる立ち上がり,立ち... [more] VLD2015-29 ICD2015-42 IE2015-64
pp.13-18
EE, CPM
(共催)
2015-02-27
11:15
東京 NTT武蔵野研究開発センタ 1μs以下にむだ時間を抑制可能なディジタルPFM制御回路の開発
野中廣茂針屋昭典宮木直人廣田翔吾石塚洋一長崎大EE2014-44 CPM2014-158
本研究室では,すでに提案済みの非絶縁形DC-DCコンバータ用ディジタルPulse Width Modulation (P... [more] EE2014-44 CPM2014-158
pp.19-24
ICD, CPSY
(共催)
2014-12-01
12:50
東京 機械振興会館 [招待講演]デルタシグマ変調技術を用いた時間ディジタル変換回路 ~ 時間領域アナログ回路のキーコンポーネント ~
小林春夫群馬大ICD2014-75 CPSY2014-87
(1) 日本発の2つの技術 ”デルタシグマ変調技術”(東大・早大名誉教授 安田靖彦先生)と”時間ディジタル変換回路”(高... [more] ICD2014-75 CPSY2014-87
pp.13-18
EE, WPT
(併催)
2014-11-18
13:50
京都 同志社大学 むだ時間を数十nsec程度に抑えたディジタルPWM制御回路のDC-DCコンバータへの応用
宮木直人針屋昭典野中廣茂石塚洋一長崎大EE2014-23
本研究室では以前から非絶縁形DC-DCコンバータを対象にした独自のディジタルPWM制御の研究を進めてきた.以前の報告で同... [more] EE2014-23
pp.25-30
EE, CPM
(共催)
2014-02-27
14:30
東京 機械振興会館 FPGAを用いたスイッチングコンバータのリアルタイム・シミュレーション
城所 仁中原正俊崇城大EE2013-55 CPM2013-156
近年半導体技術の進展により,パワーエレクトロニクス分野においてもソフトウェアによるデジタル制御の普及が進んでいるが,制御... [more] EE2013-55 CPM2013-156
pp.37-42
EE 2014-01-23
14:45
宮崎 宮崎観光ホテル サーバ向けDCDCデジタル電源高効率化のためのデッドタイム自動切替制御およびデッドタイムテーブル値自動最適化の実現
細山尚登富士通アドバンストテクノロジ)・米澤 遊富士通研)・眞鍋 厚富士通アドバンストテクノロジ)・佐々木智丈松井由信富士通研EE2013-34
筆者らはこれまでにサーバ向けDCDCデジタル電源を試作し、デッドタイム切替制御を適用することで高効率化が可能なことを報告... [more] EE2013-34
pp.19-23
EE 2014-01-24
13:50
宮崎 宮崎観光ホテル 数十nsec程度にむだ時間を抑制した絶縁形DC-DCコンバータ用ディジタル制御回路
竹浪史晃宮木直人三井健司石塚洋一長崎大EE2013-47
近年,省エネルギー化の観点からスイッチング電源への注目が高まり,要求も厳しいものとなってきている.本研究は,絶縁形DC-... [more] EE2013-47
pp.97-102
SR 2013-10-24
13:00
大阪 大阪大学 [技術展示]Time-Based型ADC(TAD)を用いたRF受信IC
寺澤智仁神谷有志川島宏之今井謙一郎鈴木正信渡辺高元田口信幸澤田 学デンソー)・Hou Yu廣岡慶之Ninh Hong Phuc宮原正也松澤 昭東工大SR2013-62
広帯域Gmセルを用いたパッシブミキサによってダイレクトコンバージョン方式を実現するRF部と、Time-Based型A/D... [more] SR2013-62
pp.49-54
SDM, ICD
(共催)
2013-08-02
11:15
石川 金沢大学 角間キャンパス [招待講演]時間領域アナログ&デジタル混成信号処理技術を用いたLDPC復号回路
宮下大輔山城 遼東芝)・橋吉和典東芝マイクロエレクトロニクス)・小林弘幸香西昌平大脇幸人畝川康夫東芝SDM2013-79 ICD2013-61
アナログ信号処理は一本の配線で多ビットを同時に表現することができるため、一本の配線で1ビットの情報しか表現できないデジタ... [more] SDM2013-79 ICD2013-61
pp.71-76
ICD, ITE-IST
(連催)
2013-07-05
13:15
北海道 サン・リフレ函館 [招待講演]連続時間型ΔΣ変調器の高性能化手法 ~ 高効率と高SN比の実現に向けたLSI開発の取り組みを振り返って ~
道正志郎パナソニックICD2013-37
CMOSLSIの微細化と共に、AD変換器も著しく高性能化されて来た。その中でも、連続時間型ΔΣ変調器の高性能化は目覚まし... [more] ICD2013-37
pp.81-88
 42件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会