電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 110, Number 204

リコンフィギャラブルシステム

開催日 2010-09-16 - 2010-09-17 / 発行日 2010-09-09

[PREV] [NEXT]

[TOP] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [2013] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

RECONF2010-18
動的部分再構成を利用したオンチップパターン認識システムの開発
○川合浩之・安永守利(筑波大)
pp. 1 - 6

RECONF2010-19
FPGAによる実時間線分抽出の実現
○朱 剣云・丸山 勉(筑波大)
pp. 7 - 12

RECONF2010-20
多文字遷移を行うNFAに基づく正規表現マッチング回路について
○中原啓貴・笹尾 勤・松浦宗寛(九工大)
pp. 13 - 18

RECONF2010-21
可変ワード長をもつ再構成可能プロセッサによる有限体演算
○柴田裕一郎・原澤隆一・小栗 清(長崎大)
pp. 19 - 24

RECONF2010-22
RSA暗号を高速化する再構成型プロセッサの検討
○玉置貴俊・谷川一哉・弘中哲夫(広島市大)
pp. 25 - 30

RECONF2010-23
FPGAグリッドを用いたHMMERの高速化
○高木豊和・丸山 勉(筑波大)
pp. 31 - 36

RECONF2010-24
メモリ帯域向上のための浮動小数点データストリームロスレス圧縮ハードウェア
○佐野健太郎・片平和也・山本 悟(東北大)
pp. 37 - 42

RECONF2010-25
多倍長浮動小数点用リコンフィギャラブルアクセラレータHP-DSFPのアプリケーション評価
○吉岡佑記・川本智之・伴 大雅・谷川一哉・弘中哲夫(広島市大)
pp. 43 - 48

RECONF2010-26
論理・配線資源を共用するMPLDのためのセルの過剰接近を抑えるレイアウト手法
○中村政智・稲木雅人・谷川一哉・弘中哲夫(広島市大)・佐藤正幸・石黒 隆(太陽誘電)
pp. 49 - 54

RECONF2010-27
MPLDアーキテクチャのための配置配線支援ツール
○垰本 謙・川端英之・稲木雅人・谷川一哉・弘中哲夫(広島市大)・佐藤正幸・石黒 隆(太陽誘電)・北村俊明(広島市大)
pp. 55 - 60

RECONF2010-28
ストリーム処理向け動的再構成可能アーキテクチャの性能見積り方法の検討
○日向文彦・吉川宜史(東芝)
pp. 61 - 66

RECONF2010-29
[招待講演]光再構成型ゲートアレイの応用
○渡邊 実(静岡大)
pp. 67 - 71

RECONF2010-30
光再構成型ゲートアレイにおけるMEMSアドレッシング技術
○森田裕宣・渡邊 実(静岡大)
pp. 73 - 77

RECONF2010-31
COGRE: 面積削減を目的とした少構成メモリ論理セルアーキテクチャ
○岡本康裕・一ノ宮佳裕・尼崎太樹・飯田全広・末吉敏則(熊本大)
pp. 79 - 84

RECONF2010-32
An Error Detect and Correct Circuit Based Fault-tolerant Reconfigurable Logic Device
○Qian Zhao・Yoshihiro Ichinomiya・Yasuhiro Okamoto・Motoki Amagasaki・Masahiro Iida・Toshinori Sueyoshi(Kumamoto Univ.)
pp. 85 - 90

RECONF2010-33
同期/非同期ハイブリッドアーキテクチャに基づく低消費電力FPGAの構成
○石原翔太・土屋亮人・小松与志也・張山昌論・亀山充隆(東北大)
pp. 91 - 95

RECONF2010-34
マルチコンテキスト型動的リコンフィギャラブルプロセッサからコンテキストメモリをなくす方法の提案
○天野英晴・木村優之・小崎信明(慶大)
pp. 97 - 102

RECONF2010-35
再構成回数削減による動的リコンフィギャラブルプロセッサの消費電力削減手法の提案
○木村優之・弘中和衛・天野英晴(慶大)
pp. 103 - 108

RECONF2010-36
SIMD/MIMD動的切替え型プロセッサIMAPCAR2の性能評価
○京 昭倫・野本祥平・岡崎信一郎(ルネサス エレクトロニクス)
pp. 109 - 114

RECONF2010-37
FPGA上のArbiter PUFの定量的性能評価
○堀 洋平(産総研)・吉田隆弘(中大)・片下敏宏・佐藤 証(産総研)
pp. 115 - 120

RECONF2010-38
ScalableCoreシステム2.0の実装と評価
○坂口嘉一・高前田伸也・吉瀬謙二(東工大)
pp. 121 - 126

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会