Online edition: ISSN 2432-6380
[TOP] | [2016] | [2017] | [2018] | [2019] | [2020] | [2021] | [2022] | [Japanese] / [English]
RECONF2019-1
RISC-Vソフトプロセッサの効率的な命令フェッチアーキテクチャ
○宮崎広夢・三浦順也・吉瀬謙二(東工大)
pp. 1 - 6
RECONF2019-2
RDMAを用いた密結合FPGAクラスタのメモリ間通信性能
○上野知洋・佐野健太郎(理研)・土方康平・滝沢寛之(東北大)
pp. 7 - 10
RECONF2019-3
ステンシル計算を対象としたメモリアクセスを最適化するラインバッファ自動挿入手法の検討
○谷川一哉・石崎大智・窪田昌史・弘中哲夫(広島市大)
pp. 11 - 16
RECONF2019-4
3Dフラッシュメモリの製造技術を用いた新しい積層型論理回路の設計法
○鈴木章矢・渡辺重佳(湘南工科大)
pp. 17 - 21
RECONF2019-5
メモリ利用効率の良い自己動的再構成機構の検討
○福井頌太・川俣裕一・柴田裕一郎(長崎大)
pp. 23 - 27
RECONF2019-6
RubyベースCPU+FPGAコデザインフレームワークにおける再帰記述の高位合成
○山下遼太・照屋大地・中條拓伯(東京農工大)
pp. 29 - 34
RECONF2019-7
関数型言語Elixirを設計言語とするハードウェア設計環境の構想
○高瀬英希(京大/JSTさきがけ)・松井健太郎(京大)・上野嘉大(デライトシステムズ)・森 正和(カラビナテクノロジー)・山崎 進(北九州市大)
pp. 35 - 40
RECONF2019-8
ストリーミングによるデータフィルタリング処理のFPGA実装事例
中川裕貴・堤 泰卓・○久我守弘・尼崎太樹・飯田全広・末吉敏則(熊本大)
pp. 41 - 46
RECONF2019-9
[招待講演]エンジニア・科学者の生きる道
○首藤一幸(東工大)
p. 47
RECONF2019-10
マルチパス構造を持つ意味的領域分割モデルのFPGA実装
○佐田悠生・下田将之・佐藤真平・中原啓貴(東工大)
pp. 49 - 54
RECONF2019-11
2次元拡散方程式のヤコビ法陰解法ソルバの高位合成によるストリーム実装
坂本洋平・○長名保範(琉球大)
pp. 55 - 60
RECONF2019-12
OpenCLを用いた津波シミュレーションの時間方向並列化によるFPGA実装
○河野郁也(神戸大)・中里直人(会津大)
pp. 61 - 66
RECONF2019-13
FPGA/CPU混載型SoCを用いたソフトウェア・ハードウェア協調システムの開発事例 ~ Ultra96を用いたJulia set explorerの実装 ~
○佐藤健太・佐藤幸紀(豊橋技科大)
pp. 67 - 72
RECONF2019-14
Dither NN: 画像処理から着想を得た組込み向け量子化ニューラルネットワークの精度向上手法
○安藤洸太・植吉晃大・大羽由華・廣瀬一俊・工藤 巧・池辺将之・浅井哲也・高前田伸也(北大)・本村真人(東工大)
pp. 73 - 78
RECONF2019-15
演算精度を考慮したDNN設計フレームワークの開発
○木山真人・尼崎太樹・飯田全広(熊本大)
pp. 79 - 84
RECONF2019-16
特徴マップを空間分割したCNNのFPGAにおける小メモリ実装について
○神宮司明良・下田将之・中原啓貴(東工大)
pp. 85 - 90
RECONF2019-17
パイプライン型Wave-Front-FetchグラフカットシステムのFPGA実装
○吉永直史・釜坂 僚・柴田裕一郎・小栗 清(長崎大)
pp. 91 - 96
RECONF2019-18
無効ニューロン予測によるDNN計算効率化手法
○植吉晃大・池田泰我・安藤洸太・廣瀬一俊・浅井哲也・高前田伸也(北大)・本村真人(東工大)
pp. 97 - 102
RECONF2019-19
電波望遠鏡用デジタル分光器向け 畳込みニューラルネットワークを用いた識別機に関して
○中原啓貴・佐藤真平(東工大)
pp. 103 - 108
注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.