Online edition: ISSN 2432-6380
[TOP] | [2016] | [2017] | [2018] | [2019] | [2020] | [2021] | [2022] | [Japanese] / [English]
DC2019-1
GPGPUを用いた変分混合ガウスモデルのパラメータ推定高速化
○西本宏樹・中田 尚・中島康彦(奈良先端大)
pp. 1 - 5
DC2019-2
高性能・高圧縮率を両立するストレージシステムのデータ圧縮機能の検討
○山賀祐典・松下貴記・弘中和衛・川口智大(日立)
pp. 27 - 32
DC2019-3
ストレージシステム間のアクセス無停止データマイグレーションにおけるコピー速度調整方式の提案と開発
○原 彬大・圷 弘明・川口智大(日立)
pp. 33 - 38
DC2019-4
SATを用いたSDNルールテーブル分割法の高速化に関する検討
小笠原亮太・○新井雅之(日大)
pp. 39 - 44
DC2019-5
FPGAスイッチを用いたマルチGPU深層学習の高速化
○井坪知也・竹本一馬・松谷宏紀(慶大)
pp. 45 - 50
DC2019-6
効率的なDNN計算のための無効ニューロン予測手法の評価
○池田泰我・植吉晃大・安藤洸太・廣瀨一俊・浅井哲也(北大)・本村真人(東工大)・高前田伸也(北大/JSTさきがけ)
pp. 51 - 56
DC2019-7
エッジ環境におけるニューラルネットワーク学習軽量化手法の検討
○廣瀬一俊・浅井哲也(北大)・本村真人(東工大)・高前田伸也(北大/JSTさきがけ)
pp. 57 - 62
DC2019-8
二値化ニューラルネットワークのハードウェア指向精度向上手法の検討
○大羽由華(北大)・村上大輔・中江達哉(ソシオネクスト)・安藤洸太・浅井哲也(北大)・本村真人(東工大)・高前田伸也(北大/JSTさきがけ)
pp. 63 - 68
DC2019-9
CGLAにおける高速コンパイルとチューニングのためのアーキテクチャ支援
○中島康彦(奈良先端大)
pp. 71 - 76
DC2019-10
動的情報フロー追跡を用いた反射型XSSの検出
○塚本駿佑・坂井修一・入江英嗣(東大)
pp. 93 - 98
DC2019-11
OpenRISCにおけるセキュアコンテクストスイッチの実装
○有馬裕一朗・坂井修一・入江英嗣(東大)
pp. 99 - 102
DC2019-12
高電磁ノイズの影響を回避するハイブリッド CAN プロトコル・インターリーブモード
許斐康司・○横山慎悟・福本 聡(首都大東京)
pp. 103 - 107
DC2019-13
ストカスティック数を用いたZ通信路の誤り訂正
○石川遼太・多和田雅師・柳澤政生・戸川 望(早大)
pp. 109 - 114
DC2019-14
Xilinx SDAccelによるART法の高速化
○岡本泰明・天野英晴(慶大)
pp. 117 - 121
DC2019-15
マルチエージェント SLAMの実装
○風見亮佑・天野英晴(慶大)
pp. 123 - 126
DC2019-16
オープンソースなマルチポートメモリコンパイラの検討
○門本淳一郎・入江英嗣・坂井修一(東大)
pp. 127 - 130
注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.