電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 109, Number 34

VLSI設計技術

開催日 2009-05-20 - 2009-05-21 / 発行日 2009-05-13

[PREV] [NEXT]

[TOP] | [2006] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2009-1
Task Migration for Energy Savings in Multiprocessor Real-Time Systems
○Gang Zeng(Nagoya Univ.)・Shinpei Kato(The Univ. of Tokyo)・Tetsuo Yokoyama・Hiroyuki Tomiyama・Hiroaki Takada(Nagoya Univ.)
pp. 1 - 6

VLD2009-2
ビットレベル処理を考慮したセレクタ帰着型重み付き加算器
○原 智昭・戸川 望・柳澤政生・大附辰夫(早大)・外村元伸(大日本印刷)
pp. 7 - 12

VLD2009-3
テスト不可能故障の検出数の削減のためのスキャンテスト生成法
○小河宏志(日大)・吉村正義(九大)・細川利典(日大)・山崎浩二(明大)
pp. 13 - 18

VLD2009-4
パス長制約付き点集合に対する矩形スタイナー木構成手法
○井上雅文・富岡洋一(東工大)・小平行秀(会津大)・高橋篤司(阪大)
pp. 31 - 36

VLD2009-5
SRAM回路の構造的対称性を考慮した2段階学習型重点的サンプリング
○伊達貴徳・萩原 汐・上薗 巧(東工大)・佐藤高史(京大)・益 一哉(東工大)
pp. 37 - 42

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会