電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 112, Number 70

リコンフィギャラブルシステム

開催日 2012-05-29 - 2012-05-30 / 発行日 2012-05-22

[PREV] [NEXT]

[TOP] | [2009] | [2010] | [2011] | [2012] | [2013] | [2014] | [2015] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

RECONF2012-1
FPGAを用いたグラフカットセグメンテーションの高速化
○小堀大智・丸山 勉(筑波大)
pp. 1 - 6

RECONF2012-2
FPGAを用いた撮像制御システム
○矢葺 徹・山口佳樹・児玉祐悦(筑波大)
pp. 7 - 12

RECONF2012-3
動画像からのリアルタイム瞳検出手法のFPGAによる実装
○畑中優磨・土肥慶亮・大戸和博・柴田裕一郎・小栗 清(長崎大)
pp. 13 - 18

RECONF2012-4
動的再構成プロセッサアレイMuCCRA-3のメモリコントローラの研究
○片桐 徹・弘中和衛・天野英晴(慶大)
pp. 19 - 24

RECONF2012-5
しきい値電圧をプログラム可能な超低消費電力FPGA用デモシステムの開発
○河並 崇(金沢工大)・日置雅和(産総研)・松本洋平(東京海洋大)・堤 利幸(明大)・中川 格・関川敏弘・小池汎平(産総研)
pp. 25 - 30

RECONF2012-6
超低電力アクセラレータCMAにおける構成情報削減を目指したPEアレイ接続網の最適化
○宇野理恵・小崎信明・天野英晴(慶大)
pp. 31 - 36

RECONF2012-7
浮動小数点データストリーム圧縮ハードウェアの試作実装と評価
○上野知洋・高野芳彰・佐野健太郎・山本 悟(東北大)
pp. 37 - 42

RECONF2012-8
An FPGA Implementation for a 3-layer Perceptron with the FDFM Processor Core Approach
○Yuki Agou・Yasuaki Ito・Koji Nakano(Hiroshima Univ.)
pp. 43 - 48

RECONF2012-9
再構成型プロセッサDS-HIEにおける開平演算の実装
○上田孝志・谷川一哉・弘中哲夫(広島市大)
pp. 49 - 54

RECONF2012-10
格子ボルツマン法による流体計算に対する密結合FPGAクラスタのスケーラビリティ評価
○高野芳彰・佐野健太郎・千葉諒太郎・山本 悟(東北大)
pp. 55 - 60

RECONF2012-11
単一FPGA内における三重冗長モジュールの動的再配置によるハードエラー回避手法
○田中宏樹・一ノ宮佳裕・宇佐川貞幹・尼崎太樹・飯田全広・久我守弘・末吉敏則(熊本大)
pp. 61 - 66

RECONF2012-12
組込みシステムにおける動的部分再構成の活用のためのモジュール相互接続網と再構成制御部の一設計
水野友和・木田義彰・上出 亮・寺田 慎・徳田充祥・○泉 知論(立命館大)
pp. 67 - 70

RECONF2012-13
FPGA配線部のハードエラー検出および再構成による回避手法
○西谷祐樹・井上万輝・尼崎太樹・久我守弘・飯田全広・末吉敏則(熊本大)
pp. 71 - 76

RECONF2012-14
高位合成によるSTPエンジン及びFPGAへのAES/ADPCMの実装と評価
○石田薫史・柴田誠也・安藤友樹・本田晋也・高田広章・枝廣正人(名大)
pp. 77 - 82

RECONF2012-15
FPGAを用いたDC-DCコンバータのディジタル制御における遅延制御法の検討
○山邉芳彦・中島華菜子・土肥慶亮・浜脇一馬・山下健太郎・梶原一宏・黒川不二雄・柴田裕一郎・小栗 清(長崎大)
pp. 83 - 88

RECONF2012-16
ヘテロジニアスマルチコアプロセッサ向けアプリケーション開発
○小泉佑介・佐々木瑛一・天野英晴(慶大)・坂本龍一・並木美太郎(東京農工大)
pp. 89 - 94

RECONF2012-17
FPGAを用いたLevel Set法の高速計算
○津山治久・丸山 勉(筑波大)
pp. 95 - 100

RECONF2012-18
FPGAを用いたフォトンマッピング法高速化手法の提案と性能評価
○久原拓也・吉見真聡・三木光範(同志社大)
pp. 101 - 106

RECONF2012-19
FPGAを用いたリアルタイムコーナー検出と平面検出システムの構築
○畢 春萌・丸山 勉(筑波大)
pp. 107 - 112

RECONF2012-20
シンベル指数に基づくSOMベースFPGA配置手法
○濱田哲郎・尼崎太樹・飯田全広・久我守弘・末吉敏則(熊本大)
pp. 113 - 118

RECONF2012-21
JavaRockを用いたHW/SW協調設計の検討
○三好健文・船田悟史(イーツリーズ・ジャパン)
pp. 119 - 124

RECONF2012-22
ランタイムバイナリアクセラレーションに向けたドメイン固有言語とツールチェインの提案
○宮島敬明(慶大)・デビッド トーマス(Imperial College London)・天野英晴(慶大)
pp. 125 - 130

RECONF2012-23
Impulse-Cを用いたConnect-6思考アルゴリズムのハードウェア化とFPGAによる実装評価
○荒川尚久・泉 知論(立命館大)
pp. 131 - 136

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会