お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


VLSI設計技術研究会(VLD) [schedule] [select]
専門委員長 峯岸 孝行 (三菱電機)
副委員長 戸川 望 (早大)
幹事 新田 高庸 (NTT), 小平 行秀 (会津大)

ハードウェアセキュリティ研究会(HWS) [schedule] [select]
専門委員長 松本 勉 (横浜国大)
副委員長 川村 信一 (東芝), 池田 誠 (東大)
幹事 三浦 典之 (神戸大), 国井 裕樹 (セコム)

日時 2019年 2月27日(水) 10:25 - 17:35
2019年 2月28日(木) 10:00 - 17:35
2019年 3月 1日(金) 10:00 - 17:35
2019年 3月 2日(土) 10:00 - 14:45
議題 システムオンシリコンを支える設計技術, ハードウェアセキュリティ, 一般 
会場名 沖縄県青年会館 
住所 〒900-0033 沖縄県那覇市久米2-15-23
交通案内 http://www.okiseikan.or.jp/
他の共催 ◆IEEE CEDA All Japan Joint Chapter 協賛
お知らせ ◎2/28日研究会終了後, VLD/HWS合同懇親会を予定しております.
3/1日研究会終了後, HWS懇親会を予定しております.
HWS懇親会にご参加の方はhws-cまでご連絡ください. どなたでもご参加いただけます.
著作権に
ついて
以下の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
参加費に
ついて
この開催は「技報完全電子化」研究会です.参加費(HWS研究会, VLD研究会)についてはこちらをご覧ください

2月27日(水) 午前  VLD(1)
座長: 小平 行秀 (会津大)
10:25 - 11:40
(1) 10:25-10:50 意味的領域分割のための全畳み込み深層学習のFPGA実装 VLD2018-93 HWS2018-56 下田将之佐田悠生中原啓貴東工大
(2) 10:50-11:15 特徴マップを空間分割したCNNのFPGAにおける小メモリ実装 VLD2018-94 HWS2018-57 神宮司明良下田将之中原啓貴東工大
(3) 11:15-11:40 近似乗算器の手書き文字認識CNNへの適用事例 VLD2018-95 HWS2018-58 白根健太山元貴普立命館大)・谷口一徹阪大)・冨山宏之立命館大
  11:40-12:40 昼食 ( 60分 )
2月27日(水) 午後  VLD(2)
座長: 谷口 一徹 (阪大)
12:40 - 14:20
(4) 12:40-13:05 PDGのパターン・マッチングに基づく高位合成入力コードからの配線混雑検出 VLD2018-96 HWS2018-59 立岡真人金子峰雄北陸先端大
(5) 13:05-13:30 ビアスイッチFPGAの消費電力評価のための配線容量モデル VLD2018-97 HWS2018-60 夏原明日香今川隆司越智裕之立命館大
(6) 13:30-13:55 SIM型SADPのための環状の配線経路を求める拡大手法 VLD2018-98 HWS2018-61 赤塚 駿藤吉邦洋東京農工大
(7) 13:55-14:20 選択的な端子対接続による集合対間配線手法 VLD2018-99 HWS2018-62 赤木佳乃佐藤真平高橋篤司東工大
  14:20-14:30 休憩 ( 10分 )
2月27日(水) 午後  VLD(3)
座長: 新田 高庸 (NTT)
14:30 - 16:10
(8) 14:30-14:55 高位合成における関数レベルのモジュール共有 VLD2018-100 HWS2018-63 野崎竜平立命館大)・谷口一徹阪大)・冨山宏之立命館大
(9) 14:55-15:20 SDSoCを用いたCHStoneベンチマークプログラムの高位合成 VLD2018-101 HWS2018-64 足立卓哉立命館大)・谷口一徹阪大)・冨山宏之立命館大
(10) 15:20-15:45 一般同期方式における低電力化のための多電源回路の設計フロー VLD2018-102 HWS2018-65 青木誠孝小平行秀会津大
(11) 15:45-16:10 Timing Correction by Constrained Temperature Dependent Clock Skew VLD2018-103 HWS2018-66 Mineo KanekoJAIST
  16:10-16:20 休憩 ( 10分 )
2月27日(水) 午後  VLD(4)
座長: 木村 晋二 (早大)
16:20 - 17:35
(12) 16:20-16:45 蓄電池劣化を抑制するシステムレベル蓄電池マネージメント手法 VLD2018-104 HWS2018-67 渡 大地谷口一徹尾上孝雄阪大
(13) 16:45-17:10 分散かつ集中型メモリを有するFPGAメニーコアの設計 VLD2018-105 HWS2018-68 白國誠也立命館大)・谷口一徹阪大)・冨山宏之立命館大
(14) 17:10-17:35 パケット結合によるDMA転送効率の向上 VLD2018-106 HWS2018-69 大輝晶子八田彩希川村智明山崎晃嗣羽田野孝裕宮崎昭彦新田高庸NTT
2月28日(木) 午前  VLD(5)
座長: 多和田 雅師 (早大)
10:00 - 11:40
(15) 10:00-10:25 3次元積層LSIの実チップ発熱・放熱時における温度の過渡解析と評価 VLD2018-107 HWS2018-70 堀米亮汰宇佐美公良芝浦工大
(16) 10:25-10:50 薄膜BOX-SOIと基板バイアス制御を用いた低消費電力スタンダードセルメモリの実チップによる評価 VLD2018-108 HWS2018-71 真崎 諒吉田有佑芝浦工大)・天野英晴慶大)・宇佐美公良芝浦工大
(17) 10:50-11:15 基板バイアスを活用した単一電源レベルシフタ回路の提案 VLD2018-109 HWS2018-72 武吉雄貴宇佐美公良芝浦工大
(18) 11:15-11:40 光通信用LSI開発にみる微細化プロセスの対策技術 VLD2018-110 HWS2018-73 平野 進吉田英夫杉原堅也小西良明杉原隆嗣小川吉大三菱電機
  11:40-12:40 昼食 ( 60分 )
2月28日(木) 午後  VLD(6)
座長: パリジ マチュー (富士通研)
12:40 - 14:20
(19) 12:40-13:05 凍結ビットパタン分岐によるリストサイズ2のポーラ符号高速リストデコーダ VLD2018-111 HWS2018-74 会沢優花多和田雅師早大)・井手口裕太神谷典史NEC)・戸川 望早大
(20) 13:05-13:30 高速かつ高ノイズマージンな65nm FD-SOI向けドミノ高基数ツリー加算器設計 VLD2018-112 HWS2018-75 新納一樹今川隆司越智裕之立命館大
(21) 13:30-13:55 機械学習を用いた混合正規分布の成分数削減手法の選択 VLD2018-113 HWS2018-76 風間春輝築山修治中大
(22) 13:55-14:20 Sparse Robust Deep Autoencoderによる心電図外れ値検出器のハードウェア向けモデル圧縮について VLD2018-114 HWS2018-77 曽我尚人佐藤真平中原啓貴東工大
  14:20-14:30 休憩 ( 10分 )
2月28日(木) 午後  VLD(7)
座長: 高木 一義 (京大)
14:30 - 16:10
(23) 14:30-14:55 [記念講演]Towards Practical Homomorphic Email Filtering: A Hardware-Accelerated Secure Naive Bayesian Filter VLD2018-115 HWS2018-78 Song BianMasayuki HiromotoTakashi SatoKyoto Univ.
(24) 14:55-15:20 [記念講演]BDDに基づく光論理回路の素子数削減と消費電力低減 VLD2018-116 HWS2018-79 松尾亮祐塩見 準石原 亨小野寺秀俊京大)・新家昭彦納富雅也NTT
(25) 15:20-15:45 自動微分を用いたSPICEモデルパラメータ抽出環境の構築 VLD2018-117 HWS2018-80 上田 葵奈良高専)・新谷道広奈良先端大)・岩田大志山口賢一奈良高専)・井上美智子奈良先端大
(26) 15:45-16:10 電気2重層キャパシタの回路モデルパラメータの一同定法 VLD2018-118 HWS2018-81 上坂直輝築山修治中大)・能登健一奥村卓司コマツ
  16:10-16:20 休憩 ( 10分 )
2月28日(木) 午後  HWS(1)
座長: 佐伯 稔 (IPA)
16:20 - 17:35
(27) 16:20-16:45 Micciancio-Walterアルゴリズムを用いた高速なガウシアンサンプラーの設計 VLD2018-119 HWS2018-82 古賀啓太郎東大)・粟野皓光阪大)・池田 誠東大
(28) 16:45-17:10 製造・実装ばらつきに起因する放射スペクトルの違いを用いた電子機器の個体識別手法に関する基礎検討 VLD2018-120 HWS2018-83 鍛治秀伍奈良先端大)・衣川昌宏仙台高専)・藤本大介奈良先端大)・Laurent SauvageJean-Luc DangerTelecom ParisTech)・林 優一奈良先端大
(29) 17:10-17:35 CMOSイメージセンサの画素ばらつきを活用したPUF(CIS-PUF)の誤り訂正手法の検討 VLD2018-121 HWS2018-84 一色良太白畑正芳立命館大)・大倉俊介ブリルニクスジャパン)・汐崎 充久保田貴也立命館大)・石川賢一郎高柳 功ブリルニクスジャパン)・藤野 毅立命館大
3月1日(金) 午前  VLD(8)
座長: 松永 裕介 (九大)
10:00 - 11:40
(30) 10:00-10:25 RTOSを用いたシステムのフルハードウェア実装とその自動化 VLD2018-122 HWS2018-85 大迫裕樹石浦菜岐佐関西学院大)・冨山宏之立命館大)・神原弘之京都高度技研
(31) 10:25-10:50 FPGAを対象とした束データ方式による非同期式回路に対する配置制約についての検討 VLD2018-123 HWS2018-86 大竹 樹齋藤 寛会津大
(32) 10:50-11:15 Android仮想マシンのランダムテストにおける命令列生成の強化 VLD2018-124 HWS2018-87 清水遼太朗石浦菜岐佐関西学院大
(33) 11:15-11:40 複数データフローグラフにまたがる動的スケジューリングを実現する分散制御回路の自動合成 VLD2018-125 HWS2018-88 太田小百合石浦菜岐佐関西学院大
  11:40-12:40 昼食 ( 60分 )
3月1日(金) 午後  VLD(9)
座長: 上口 光 (信州大)
12:40 - 14:20
(34) 12:40-13:05 論理暗号化に対する効率的なSAT攻撃アルゴリズムの評価 VLD2018-126 HWS2018-89 松永裕介九大)・吉村正義京都産大
(35) 13:05-13:30 ハードウェア実装に適した量子化HOG特徴量計算に関する一検討 VLD2018-127 HWS2018-90 關口裕介富岡洋一北道淳司会津大
(36) 13:30-13:55 IoTエッジコンピューティングに向けた省エネルギー・小型なマルチコアプロセッサ VLD2018-128 HWS2018-91 小名木さゆり佐宗 馨原 祐子東工大
(37) 13:55-14:20 組込みシステムにおける近似計算を用いたデータクラスタリング高速化 VLD2018-129 HWS2018-92 君島 舜フランシスクス マルセル サトリア原 祐子東工大
  14:20-14:30 休憩 ( 10分 )
3月1日(金) 午後  HWS(2)
座長: 上野 嶺 (東北大)
14:30 - 16:10
(38) 14:30-14:55 無線カオス発振型チップ・パッケージ・ボード相互作用PUF統合回路設計手法とその評価 VLD2018-130 HWS2018-93 高橋雅典永田 真三浦典之神戸大
(39) 14:55-15:20 ASICで実装したリングオシレータPUFの性能と安全性評価 VLD2018-131 HWS2018-94 野崎佑典吉川雅弥名城大
(40) 15:20-15:45 改良されたアービタPUFに対する線形モデルによる攻撃 VLD2018-132 HWS2018-95 松見 進野崎佑典吉川雅弥名城大
(41) 15:45-16:10 PUFを用いた個体識別システムにおける機械学習攻撃に対する脆弱性の評価 VLD2018-133 HWS2018-96 飯塚知希東大)・小笠原泰弘片下敏宏堀 洋平産総研)・粟野皓光阪大)・池田 誠東大
  16:10-16:20 休憩 ( 10分 )
3月1日(金) 午後  HWS(3)
座長: 国井 裕樹 (セコム)
16:20 - 17:35
(42) 16:20-16:45 アンロールドアーキテクチャ実装したPRINCEの低コスト電力解析対策手法 VLD2018-134 HWS2018-97 竹本 修野崎佑典吉川雅弥名城大
(43) 16:45-17:10 CAN通信におけるMAC生成用カウンタの同期手法 VLD2018-135 HWS2018-98 西田奏太野崎佑典吉川雅弥名城大
(44) 17:10-17:35 IoTデバイスに対するセキュアな遠隔管理機能の検討 VLD2018-136 HWS2018-99 白石将浩伊藤宏樹岡部恵一NTT
3月2日(土) 午前  HWS(4)
座長: 吉川 雅弥 (名城大学)
10:00 - 11:15
(45) 10:00-10:25 PRINCEファミリ暗号プロセッサの超軽量実装 VLD2018-137 HWS2018-100 松田航平永田 真三浦典之神戸大
(46) 10:25-10:50 楕円曲線ディジタル署名アルゴリズムのASICチップ実装と評価 VLD2018-138 HWS2018-101 佐藤聡介吉田弘樹門田和樹神戸大)・沖殿貴朗電子商取引安全技研組合)・三木拓司三浦典之永田 真神戸大
(47) 10:50-11:15 Android搭載デバイスにおけるハードウェアベース暗号鍵管理の実装状況調査 VLD2018-139 HWS2018-102 磯部光平坂本一仁セコム
  11:15-13:05 昼食 ( 110分 )
3月2日(土) 午後  HWS(5)
座長: 高橋 順子 (NTT)
13:05 - 14:45
(48) 13:05-13:30 フリッカ・ノイズを用いた歩行者検出システム妨害手法の検討 VLD2018-140 HWS2018-103 榊原弘貴吉田康太白畑正芳熊木武志藤野 毅立命館大
(49) 13:30-13:55 ToF距離画像カメラの計測セキュリティ評価のための一指標 VLD2018-141 HWS2018-104 櫻澤 聡藤本大介松本 勉横浜国大
(50) 13:55-14:20 ステレオカメラを搭載した移動車両に対する衝突攻撃に関する検討 VLD2018-142 HWS2018-105 野平浩生岩田康志吉田直樹松本 勉横浜国大
(51) 14:20-14:45 超音波距離計に対する距離偽装攻撃成立条件 VLD2018-143 HWS2018-106 井上侑哉野平浩生吉田直樹藤本大介松本 勉横浜国大

講演時間
一般講演発表 20 分 + 質疑応答 5 分

問合先と今後の予定
VLD VLSI設計技術研究会(VLD)   [今後の予定はこちら]
問合先 新田 高庸(NTT)
E--mail: t 
お知らせ ◎VLD研究会ホームページもご覧下さい.
http://www.ieice.org/~vld/
HWS ハードウェアセキュリティ研究会(HWS)   [今後の予定はこちら]
問合先 三浦典之(神戸大), 国井裕樹(セコム)
E--mail:hws-c 


Last modified: 2019-02-27 22:32:34


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 
[研究会資料インデックス(vol. no.ごとの表紙と目次)]
 

[研究会発表・参加方法,FAQ] ※ ご一読ください
 

[VLD研究会のスケジュールに戻る]   /   [HWS研究会のスケジュールに戻る]   /  
 
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会