電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 107, Number 334

VLSI設計技術

開催日 2007-11-20 / 発行日 2007-11-13

[PREV] [NEXT]

[TOP] | [2006] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2007-70
遅延故障テスト容易化FF方式の下での縮退故障テストデータ圧縮法
○加藤健太郎・難波一輝・伊藤秀男(千葉大)
pp. 1 - 6

VLD2007-71
実速度スキャンテストにおけるキャプチャ時の低消費電力テスト生成手法について
○福澤友晶・宮瀬紘平・大和勇太・古川 寛・温 暁青・梶原誠司(九工大)
pp. 7 - 12

VLD2007-72
無閉路可検査性に基づくテスト生成のための最適スルー木集合構成法
○森永広介・岡 伸也・吉川祐樹・市原英行・井上智生(広島市大)
pp. 13 - 18

VLD2007-73
第一階述語論理のサブクラスに対する項の高さ縮減を用いた不変条件の近似的検証アルゴリズム
○清水博章・浜口清治・柏原敏伸(阪大)
pp. 19 - 24

VLD2007-74
マルチタスク組込みアプリケーションの低消費エネルギー化のためのメモリ管理技術
○山口誠一朗・室山真徳・石原 亨・安浦寛人(九大)
pp. 25 - 29

VLD2007-75
組込みプロセッサのエネルギー消費を最小化するコード配置問題のILPモデル
○石飛百合子・石原 亨・安浦寛人(九大)
pp. 31 - 36

VLD2007-76
プロセス変動を考慮した電流制御による低電力化手法
○金 均東・今井 雅・近藤正章・中村 宏・南谷 崇(東大)
pp. 37 - 42

VLD2007-77
暗号回路の電力差分解析攻撃に対して耐性があるドミノ型RSL回路の提案
○豊田善靖・木戸健太・下林義明・藤野 毅(立命館大)
pp. 43 - 48

VLD2007-78
Comparison of Standard Cell Non-linear Asynchronous Pipelines
○Chammika Mannakkara・Tomohiro Yoneda(NII)
pp. 49 - 54

VLD2007-79
製造後にタイミング補正可能なオンチップバスアーキテクチャ
○山口聖貴・室山真徳・石原 亨・安浦寛人(九大)
pp. 55 - 60

VLD2007-80
EB直描を使ったマスクレスビアプログラマブルデバイスVPEXの提案と回路性能評価
○川原崎正英・中村明博・西本智弘・下林義明・藤野 毅(立命館大)
pp. 61 - 66

VLD2007-81
ディジットシリアル演算器を用いたFIRフィルタの設計と初期評価
○山辺裕樹・谷川一哉・弘中哲夫(広島市大)
pp. 67 - 72

今後、次の点を修正する予定です。(1)欠けている表紙画像・奥付画像を補完いたします。(2)欠けている発行日の情報を補完いたします。

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会