お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

コンピュータシステム研究会 (CPSY)  (検索条件: 2017年度)

「from:2018-01-18 to:2018-01-18」による検索結果

[コンピュータシステム研究会ホームページへ] 
講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・昇順)
 27件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
09:15
神奈川 慶應義塾大学 日吉キャンパス 来往舎 マルチFPGAボードによるRecurrent Neural Networkの高速化
山内脩吾武者千嵯慶大)・工藤知宏東大)・天野英晴慶大VLD2017-62 CPSY2017-106 RECONF2017-50
NEDOプロジェクト「省電力AIエンジンと異種エンジン統合クラウドによる人工知能プラットフォーム」では、GPUとFPGA... [more] VLD2017-62 CPSY2017-106 RECONF2017-50
pp.1-6
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
09:40
神奈川 慶應義塾大学 日吉キャンパス 来往舎 全2値化畳み込みニューラルネットワークとそのFPGA実装について ~ FPT2017デザインコンテスト参加報告 ~
下田将之佐藤真平中原啓貴東工大VLD2017-63 CPSY2017-107 RECONF2017-51
 [more] VLD2017-63 CPSY2017-107 RECONF2017-51
pp.7-11
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
10:05
神奈川 慶應義塾大学 日吉キャンパス 来往舎 Intel OpenCLを用いたディープニューラルネットワークのFPGA実現に関して
宇山拓夢藤井智也米川晴義佐藤真平中原啓貴東工大VLD2017-64 CPSY2017-108 RECONF2017-52
 [more] VLD2017-64 CPSY2017-108 RECONF2017-52
pp.13-18
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
10:40
神奈川 慶應義塾大学 日吉キャンパス 来往舎 クラウド環境下での仮想ディスクワークロードの取得手法
荻原一隆富士通研VLD2017-65 CPSY2017-109 RECONF2017-53
現在,富士通研究所では,実運用中のクラウド環境におけるVMから仮想ディスクへのI/O負荷の分析を行なっている.対象のクラ... [more] VLD2017-65 CPSY2017-109 RECONF2017-53
pp.19-24
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
11:05
神奈川 慶應義塾大学 日吉キャンパス 来往舎 3次元DRAM-プロセッサ積層の温度と性能
丹羽直也十時知滉松谷宏紀慶大)・鯉渕道紘NII)・天野英晴慶大VLD2017-66 CPSY2017-110 RECONF2017-54
本報告では,チップの3次元積層におけるDRAM統合の性能および温度の評価を行う.
HotSpot 6.0の評価結果... [more]
VLD2017-66 CPSY2017-110 RECONF2017-54
pp.25-29
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
11:30
神奈川 慶應義塾大学 日吉キャンパス 来往舎 時分割多重実行型シストリックリングの実装と評価
菊谷雄真山野龍佑一倉孝宏中島康彦奈良先端大VLD2017-67 CPSY2017-111 RECONF2017-55
機械学習アルゴリズムの進歩が目覚ましい.特にConvolutional Neural Network(CNN) は有用性... [more] VLD2017-67 CPSY2017-111 RECONF2017-55
pp.31-36
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
13:00
神奈川 慶應義塾大学 日吉キャンパス 来往舎 CMAを用いた画像先鋭化処理専用回路の低消費電力化
田島加織井上晶仁馬場裕之ヨウ ドウキン請園智玲佐藤寿倫福岡大VLD2017-68 CPSY2017-112 RECONF2017-56
 [more] VLD2017-68 CPSY2017-112 RECONF2017-56
pp.37-42
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
13:25
神奈川 慶應義塾大学 日吉キャンパス 来往舎 SD数演算に基づく4つの法を有する剰余数系ー重み数系変換アルゴリズム
山﨑幸平田中勇樹魏 書剛群馬大VLD2017-69 CPSY2017-113 RECONF2017-57
 [more] VLD2017-69 CPSY2017-113 RECONF2017-57
pp.43-48
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
13:50
神奈川 慶應義塾大学 日吉キャンパス 来往舎 スタック回路を用いたノーマリオフコンピューティングの検討
坂村賢士有本和民茅野 功横川智教岡山県立大VLD2017-70 CPSY2017-114 RECONF2017-58
チャージリサイクルを利用したスタック回路は、ストリーミング処理等の動作時の消費電力化に有効である。一方、ノーマリオフコン... [more] VLD2017-70 CPSY2017-114 RECONF2017-58
pp.49-51
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
14:25
神奈川 慶應義塾大学 日吉キャンパス 来往舎 [フェロー記念講演]相互結合ネットワークとその計算システムに関する研究
吉永 努電通大VLD2017-71 CPSY2017-115 RECONF2017-59
2017年3月に信学会フェロー称号を頂いた.主な貢献内容は,本稿表題に記した研究活動の推進である.相互結合ネットワークは... [more] VLD2017-71 CPSY2017-115 RECONF2017-59
pp.53-58
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
15:35
神奈川 慶應義塾大学 日吉キャンパス 来往舎 ロボット制御アルゴリズムのFPGAによる専用ハードウェア実装と評価
安孫子 愼長洲航平佐野健太郎東北大VLD2017-72 CPSY2017-116 RECONF2017-60
高放射線量の廃炉現場といった過酷な環境下では, 人間が作業を行うことは危険であり困難であるため, 人間に代わりロボットを... [more] VLD2017-72 CPSY2017-116 RECONF2017-60
pp.59-63
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
16:00
神奈川 慶應義塾大学 日吉キャンパス 来往舎 FPGA搭載プロセッサ一体型機械語モニタ
金子博昭金杉昭徳東京電機大VLD2017-73 CPSY2017-117 RECONF2017-61
固有のISAを実装したプロセッサをFPGAに回路実装する場合,初期のプログラム開発向けに機械語モニタが不可欠である.本稿... [more] VLD2017-73 CPSY2017-117 RECONF2017-61
pp.65-70
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
16:35
神奈川 慶應義塾大学 日吉キャンパス 来往舎 密結合FPGAクラスタのための直接網の設計と評価
田中大智Antoniette Mondigo佐野健太郎山本 悟東北大VLD2017-74 CPSY2017-118 RECONF2017-62
FPGAを用いた高性能計算システムの実現には、専用の通信網によりFPGAを相互に接続した密結合FPGAクラスタが有望であ... [more] VLD2017-74 CPSY2017-118 RECONF2017-62
pp.71-76
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
17:00
神奈川 慶應義塾大学 日吉キャンパス 来往舎 Erlangからの高位合成のためのメモリ分散アーキテクチャ
東 香実浜名将輝若林秀和石浦菜岐佐関西学院大)・吉田信明神原弘之京都高度技研VLD2017-75 CPSY2017-119 RECONF2017-63
本稿では, Erlang からの高位合成のためのメモリ分散アーキテクチャを提案する. 竹林らが提案した Erlang サ... [more] VLD2017-75 CPSY2017-119 RECONF2017-63
pp.77-82
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-19
09:15
神奈川 慶應義塾大学 日吉キャンパス 来往舎 Javaベース高位合成におけるマルチスレッド機能によるステンシル計算のFPGA実装
矢内奎太朗東京農工大)・長名保範琉球大)・中條拓伯東京農工大VLD2017-76 CPSY2017-120 RECONF2017-64
 [more] VLD2017-76 CPSY2017-120 RECONF2017-64
pp.83-88
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-19
09:40
神奈川 慶應義塾大学 日吉キャンパス 来往舎 Ruby言語ベースのハードウェア・ソフトウェアコデザイン環境の実現とリアクティブプログラミングの適用
照屋大地中條拓伯東京農工大VLD2017-77 CPSY2017-121 RECONF2017-65
センサやアクチュエータ制御などの常にデータが生成され絶えず流れ続
けるストリームデータの処理は,FPGAにオフロードす... [more]
VLD2017-77 CPSY2017-121 RECONF2017-65
pp.89-94
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-19
10:05
神奈川 慶應義塾大学 日吉キャンパス 来往舎 SnortのPCREからVerilog HDLへの自動変換
福田真啓井口 寧北陸先端大VLD2017-78 CPSY2017-122 RECONF2017-66
本稿では,SnortのPCRE(Perl Compatible Regular Expressions)を自動的にVer... [more] VLD2017-78 CPSY2017-122 RECONF2017-66
pp.95-100
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-19
10:40
神奈川 慶應義塾大学 日吉キャンパス 来往舎 176MHz WXGA 30fps 実時間オプティカルフロー推定プロセッサの設計及び実装
神田哲志鈴木 悠伊藤雅人日大)・今村幸祐松田吉雄金沢大)・松村哲哉日大VLD2017-79 CPSY2017-123 RECONF2017-67
本稿では,実時間オプティカルフロープロセッサの設計及びFPGA実装について報告する.このプロセッサは新規手法として,初期... [more] VLD2017-79 CPSY2017-123 RECONF2017-67
pp.101-106
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-19
11:05
神奈川 慶應義塾大学 日吉キャンパス 来往舎 ビアスイッチ向けプログラマブルロジック0-1-A-~A LUTの電力効率について
夏原明日香今川隆司越智裕之立命館大VLD2017-80 CPSY2017-124 RECONF2017-68
本稿では,ビアスイッチと呼ばれるナノデバイスを用いたプログラマブルロジックである0-1-$A$-$overline{A}... [more] VLD2017-80 CPSY2017-124 RECONF2017-68
pp.107-112
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-19
11:30
神奈川 慶應義塾大学 日吉キャンパス 来往舎 光再構成型ゲートアレイのトータルドーズ耐性
藤森卓巳渡邊 実静岡大VLD2017-81 CPSY2017-125 RECONF2017-69
 [more] VLD2017-81 CPSY2017-125 RECONF2017-69
pp.113-117
 27件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会