研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 09:15 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
マルチFPGAボードによるRecurrent Neural Networkの高速化 ○山内脩吾・武者千嵯(慶大)・工藤知宏(東大)・天野英晴(慶大) VLD2017-62 CPSY2017-106 RECONF2017-50 |
NEDOプロジェクト「省電力AIエンジンと異種エンジン統合クラウドによる人工知能プラットフォーム」では、GPUとFPGA... [more] |
VLD2017-62 CPSY2017-106 RECONF2017-50 pp.1-6 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 09:40 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
全2値化畳み込みニューラルネットワークとそのFPGA実装について ~ FPT2017デザインコンテスト参加報告 ~ ○下田将之・佐藤真平・中原啓貴(東工大) VLD2017-63 CPSY2017-107 RECONF2017-51 |
[more] |
VLD2017-63 CPSY2017-107 RECONF2017-51 pp.7-11 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 10:05 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
Intel OpenCLを用いたディープニューラルネットワークのFPGA実現に関して ○宇山拓夢・藤井智也・米川晴義・佐藤真平・中原啓貴(東工大) VLD2017-64 CPSY2017-108 RECONF2017-52 |
[more] |
VLD2017-64 CPSY2017-108 RECONF2017-52 pp.13-18 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 10:40 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
クラウド環境下での仮想ディスクワークロードの取得手法 ○荻原一隆(富士通研) VLD2017-65 CPSY2017-109 RECONF2017-53 |
現在,富士通研究所では,実運用中のクラウド環境におけるVMから仮想ディスクへのI/O負荷の分析を行なっている.対象のクラ... [more] |
VLD2017-65 CPSY2017-109 RECONF2017-53 pp.19-24 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 11:05 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
3次元DRAM-プロセッサ積層の温度と性能 ○丹羽直也・十時知滉・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) VLD2017-66 CPSY2017-110 RECONF2017-54 |
本報告では,チップの3次元積層におけるDRAM統合の性能および温度の評価を行う.
HotSpot 6.0の評価結果... [more] |
VLD2017-66 CPSY2017-110 RECONF2017-54 pp.25-29 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 11:30 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
時分割多重実行型シストリックリングの実装と評価 ○菊谷雄真・山野龍佑・一倉孝宏・中島康彦(奈良先端大) VLD2017-67 CPSY2017-111 RECONF2017-55 |
機械学習アルゴリズムの進歩が目覚ましい.特にConvolutional Neural Network(CNN) は有用性... [more] |
VLD2017-67 CPSY2017-111 RECONF2017-55 pp.31-36 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 13:00 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
CMAを用いた画像先鋭化処理専用回路の低消費電力化 ○田島加織・井上晶仁・馬場裕之・ヨウ ドウキン・請園智玲・佐藤寿倫(福岡大) VLD2017-68 CPSY2017-112 RECONF2017-56 |
[more] |
VLD2017-68 CPSY2017-112 RECONF2017-56 pp.37-42 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 13:25 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
SD数演算に基づく4つの法を有する剰余数系ー重み数系変換アルゴリズム ○山﨑幸平・田中勇樹・魏 書剛(群馬大) VLD2017-69 CPSY2017-113 RECONF2017-57 |
[more] |
VLD2017-69 CPSY2017-113 RECONF2017-57 pp.43-48 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 13:50 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
スタック回路を用いたノーマリオフコンピューティングの検討 ○坂村賢士・有本和民・茅野 功・横川智教(岡山県立大) VLD2017-70 CPSY2017-114 RECONF2017-58 |
チャージリサイクルを利用したスタック回路は、ストリーミング処理等の動作時の消費電力化に有効である。一方、ノーマリオフコン... [more] |
VLD2017-70 CPSY2017-114 RECONF2017-58 pp.49-51 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 14:25 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
[フェロー記念講演]相互結合ネットワークとその計算システムに関する研究 ○吉永 努(電通大) VLD2017-71 CPSY2017-115 RECONF2017-59 |
2017年3月に信学会フェロー称号を頂いた.主な貢献内容は,本稿表題に記した研究活動の推進である.相互結合ネットワークは... [more] |
VLD2017-71 CPSY2017-115 RECONF2017-59 pp.53-58 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 15:35 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
ロボット制御アルゴリズムのFPGAによる専用ハードウェア実装と評価 ○安孫子 愼・長洲航平・佐野健太郎(東北大) VLD2017-72 CPSY2017-116 RECONF2017-60 |
高放射線量の廃炉現場といった過酷な環境下では, 人間が作業を行うことは危険であり困難であるため, 人間に代わりロボットを... [more] |
VLD2017-72 CPSY2017-116 RECONF2017-60 pp.59-63 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 16:00 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
FPGA搭載プロセッサ一体型機械語モニタ ○金子博昭・金杉昭徳(東京電機大) VLD2017-73 CPSY2017-117 RECONF2017-61 |
固有のISAを実装したプロセッサをFPGAに回路実装する場合,初期のプログラム開発向けに機械語モニタが不可欠である.本稿... [more] |
VLD2017-73 CPSY2017-117 RECONF2017-61 pp.65-70 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 16:35 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
密結合FPGAクラスタのための直接網の設計と評価 ○田中大智・Antoniette Mondigo・佐野健太郎・山本 悟(東北大) VLD2017-74 CPSY2017-118 RECONF2017-62 |
FPGAを用いた高性能計算システムの実現には、専用の通信網によりFPGAを相互に接続した密結合FPGAクラスタが有望であ... [more] |
VLD2017-74 CPSY2017-118 RECONF2017-62 pp.71-76 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 17:00 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
Erlangからの高位合成のためのメモリ分散アーキテクチャ ○東 香実・浜名将輝・若林秀和・石浦菜岐佐(関西学院大)・吉田信明・神原弘之(京都高度技研) VLD2017-75 CPSY2017-119 RECONF2017-63 |
本稿では, Erlang からの高位合成のためのメモリ分散アーキテクチャを提案する. 竹林らが提案した Erlang サ... [more] |
VLD2017-75 CPSY2017-119 RECONF2017-63 pp.77-82 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-19 09:15 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
Javaベース高位合成におけるマルチスレッド機能によるステンシル計算のFPGA実装 ○矢内奎太朗(東京農工大)・長名保範(琉球大)・中條拓伯(東京農工大) VLD2017-76 CPSY2017-120 RECONF2017-64 |
[more] |
VLD2017-76 CPSY2017-120 RECONF2017-64 pp.83-88 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-19 09:40 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
Ruby言語ベースのハードウェア・ソフトウェアコデザイン環境の実現とリアクティブプログラミングの適用 ○照屋大地・中條拓伯(東京農工大) VLD2017-77 CPSY2017-121 RECONF2017-65 |
センサやアクチュエータ制御などの常にデータが生成され絶えず流れ続
けるストリームデータの処理は,FPGAにオフロードす... [more] |
VLD2017-77 CPSY2017-121 RECONF2017-65 pp.89-94 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-19 10:05 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
SnortのPCREからVerilog HDLへの自動変換 ○福田真啓・井口 寧(北陸先端大) VLD2017-78 CPSY2017-122 RECONF2017-66 |
本稿では,SnortのPCRE(Perl Compatible Regular Expressions)を自動的にVer... [more] |
VLD2017-78 CPSY2017-122 RECONF2017-66 pp.95-100 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-19 10:40 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
176MHz WXGA 30fps 実時間オプティカルフロー推定プロセッサの設計及び実装 ○神田哲志・鈴木 悠・伊藤雅人(日大)・今村幸祐・松田吉雄(金沢大)・松村哲哉(日大) VLD2017-79 CPSY2017-123 RECONF2017-67 |
本稿では,実時間オプティカルフロープロセッサの設計及びFPGA実装について報告する.このプロセッサは新規手法として,初期... [more] |
VLD2017-79 CPSY2017-123 RECONF2017-67 pp.101-106 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-19 11:05 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
ビアスイッチ向けプログラマブルロジック0-1-A-~A LUTの電力効率について ○夏原明日香・今川隆司・越智裕之(立命館大) VLD2017-80 CPSY2017-124 RECONF2017-68 |
本稿では,ビアスイッチと呼ばれるナノデバイスを用いたプログラマブルロジックである0-1-$A$-$overline{A}... [more] |
VLD2017-80 CPSY2017-124 RECONF2017-68 pp.107-112 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-19 11:30 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
光再構成型ゲートアレイのトータルドーズ耐性 ○藤森卓巳・渡邊 実(静岡大) VLD2017-81 CPSY2017-125 RECONF2017-69 |
[more] |
VLD2017-81 CPSY2017-125 RECONF2017-69 pp.113-117 |