電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 110, Number 210

VLSI設計技術

開催日 2010-09-27 - 2010-09-28 / 発行日 2010-09-20

[PREV] [NEXT]

[TOP] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [2013] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2010-42
Ordered Coloring for Skew Adjustability-Aware Resource Binding
○Mineo Kaneko(JAIST)
pp. 1 - 6

VLD2010-43
Accelerator-Centric Task Allocation Based on Algorithm Transformation for Heterogeneous Multicore Processors
○Masanori Hariyama・Hasitha Muthumala Waidyasooriya・Michitaka Kameyama(Tohoku Univ.)
pp. 7 - 12

VLD2010-44
物理複製防止デバイスアービターPUFの設計および測定評価
○古橋康太・汐崎 充・福島照理・村山貴彦・藤野 毅(立命館大)
pp. 13 - 18

VLD2010-45
[招待講演]Analog Circuit Optimization Using Pareto-Optimality
○Yu Liu・Masato Yoshioka・Katsumi Homma・Yuzi Kanazawa(Fujitsu Labs)・Toshiyuki Shibuya(Fujitsu Labs of America)
pp. 19 - 24

VLD2010-46
[招待講演]ディジタルアシストアナログ回路向けの自動テスト生成フレームワーク
○小松 聡・Mohamed Abbas(東大)・古川靖夫(アドバンテスト)・浅田邦博(東大)
pp. 25 - 30

VLD2010-47
[招待講演]PCB配線設計のための一層複線指定長配線手法
○小平行秀(会津大)・高橋篤司(阪大)
pp. 31 - 36

VLD2010-48
アナログ集積回路での共通重心に対応した配置手法に関する研究
○上 慧太朗・藤吉邦洋(東京農工大)
pp. 37 - 42

VLD2010-49
基本回路とレイアウト規則性のマッチングによる制約抽出を伴うアナログレイアウト再設計手法の提案
○柴田和彦・中武繁寿(北九州市大)
pp. 43 - 48

VLD2010-50
Zカット摂動を伴う規則性指向コンパクション手法の提案
○中武繁寿(北九州市大)
pp. 49 - 54

VLD2010-51
最小総変位配置実現問題のための高速位相変更手法
○河野祐貴・高島康裕(北九州市大)・高橋篤司(阪大)
pp. 55 - 60

VLD2010-52
[招待講演]極低消費電力技術の広域ユビキタスネットワーク端末への展開 ~ マイクロワットからナノワットのセンサーノードを目指して ~
○門 勇一(京都工繊大)・原田 充・宇賀神 守・山岸明洋・中村光男(NTT)
pp. 61 - 66

VLD2010-53
リングオシレータによるしきい値簡易推定の温度依存性の検討
○上薗 巧(京大/学振)・越智裕之・佐藤高史(京大)
pp. 67 - 70

VLD2010-54
FPGAの同時スイッチングノイズの解析と評価
○高橋 遥・須藤俊夫(芝浦工大)・太田邦夫・松毛和久(東芝)
pp. 71 - 76

VLD2010-55
高時間分解能を実現するSETパルス幅測定回路の提案
○原田 諒・密山幸男・橋本昌宜・尾上孝雄(阪大)
pp. 77 - 82

VLD2010-56
ソフトエラーに起因するパルスのラッチ確率のモデル化
○平田元春・吉村正義・松永裕介(九大)
pp. 83 - 88

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会