研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 10:30 |
大阪 |
立命館大学大阪いばらきキャンパス |
最小の入力数でStochastic Numberを生成する回路設計手法 ○六車利都子・山下 茂(立命館大) VLD2016-44 DC2016-38 |
Stochastic Computing (以降,SC)は,1 の存在確率を用いて数値を表すStochastic Num... [more] |
VLD2016-44 DC2016-38 pp.1-6 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 10:55 |
大阪 |
立命館大学大阪いばらきキャンパス |
可変な並列度を有するFork-Joinタスクのスケジューリング ○島田佳奈・谷口一徹・冨山宏之(立命館大) VLD2016-45 DC2016-39 |
本論文では,可変な並列度を有するFork-Joinタスクのスケジューリング問題を扱う.本スケジューリング問題では,各タス... [more] |
VLD2016-45 DC2016-39 pp.7-11 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 12:45 |
大阪 |
立命館大学大阪いばらきキャンパス |
マイクロエナジーハーベスティングのための2段昇圧型チャージポンプ回路方式 ○木村知也・越智裕之(立命館大) VLD2016-46 DC2016-40 |
本稿ではオンチップ太陽電池で得られる閾値電圧以下の入力電圧を4V程度の高電圧まで効率よく昇圧する場合に有効なL1L5型2... [more] |
VLD2016-46 DC2016-40 pp.13-18 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 13:10 |
大阪 |
立命館大学大阪いばらきキャンパス |
薄膜BOX-SOI(SOTB)におけるレベルシフタレス設計の実現性の検討と評価 ○小暮俊輔・宇佐美公良(芝浦工大) VLD2016-47 DC2016-41 |
レベルシフタは信号の電圧振幅を変換する回路であり、異なる電源電圧領域で信号をやりとりする場合に必要不可欠である。レベルシ... [more] |
VLD2016-47 DC2016-41 pp.19-24 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 13:35 |
大阪 |
立命館大学大阪いばらきキャンパス |
Xilinx FPGAのためのRTL記述からの一般同期式回路の実装フロー ○寺田万理・増子 駿・小平行秀(会津大) VLD2016-48 DC2016-42 |
近年,様々な分野でFPGAでの回路実装が用いられている.これまでに,より高速な回路を実現するために,クロック信号を各レジ... [more] |
VLD2016-48 DC2016-42 pp.25-30 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 14:15 |
大阪 |
立命館大学大阪いばらきキャンパス |
TCADシミュレーションを用いたFDSOIプロセスの耐ソフトエラー回路構造の検討 ○山田晃大・丸岡晴喜・梅原成宏・古田 潤・小林和淑(京都工繊大) VLD2016-49 DC2016-43 |
集積回路はムーアの法則に従って微細化してきたが,それに伴いソフトエラーに
よる信頼性の低下が問題となっている.既にソ... [more] |
VLD2016-49 DC2016-43 pp.31-36 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 14:40 |
大阪 |
立命館大学大阪いばらきキャンパス |
PHITS-TCADシミュレーションによるFinFETとFDSOIのソフトエラー耐性の評価 ○梅原成宏・古田 潤・小林和淑(京都工繊大) VLD2016-50 DC2016-44 |
集積回路の微細化に伴い,ソフトエラーによる信頼性の低下が問題となっている.近年,SOIやFinFETのような従来と異なる... [more] |
VLD2016-50 DC2016-44 pp.37-41 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 15:05 |
大阪 |
立命館大学大阪いばらきキャンパス |
重イオン照射測定によるFDSOIにおけるFFのソフトエラー耐性の評価 ○一二三 潤・梅原成宏・丸岡晴喜・古田 潤・小林和淑(京都工繊大) VLD2016-51 DC2016-45 |
微細プロセスではレイアウト構造を変更することで様々な影響が及ぶ.本研究では 28 nm と 65 nm の FDSOI ... [more] |
VLD2016-51 DC2016-45 pp.43-48 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 15:30 |
大阪 |
立命館大学大阪いばらきキャンパス |
40 nm SiONプロセスにおけるランダムテレグラフノイズ複合欠陥モデルを用いた回路解析手法 ○籔内美智太郎・大島 梓・駒脇拓弥・小林和淑・岸田 亮・古田 潤(京都工繊大)・Pieter Weckx(ルーベン・カトリック大/IMEC)・Ben Kaczer(IMEC)・松本高士(東大)・小野寺秀俊(京大) VLD2016-52 DC2016-46 |
複合欠陥を考慮したランダムテレグラフノイズ (RTN: Random Telegraph Noise) モデルを用いた回... [more] |
VLD2016-52 DC2016-46 pp.49-54 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 14:15 |
大阪 |
立命館大学大阪いばらきキャンパス |
高位合成を用いた3次元立体音響プロセッサの設計 ○大平裟耶・土屋尚暉・松村哲哉(日大) RECONF2016-40 |
高品位な音響システムが様々な分野で我々の生活様式に浸透している.近年,パラメトリックスピーカによる超指向性音響機能を用い... [more] |
RECONF2016-40 pp.1-6 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 14:40 |
大阪 |
立命館大学大阪いばらきキャンパス |
可変パイプライン超低電力粗粒度再構成可能アクセラレータの実装と評価 ○安藤尚輝・増山滉一朗・奥原 颯・天野英晴(慶大) RECONF2016-41 |
[more] |
RECONF2016-41 pp.7-12 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 15:05 |
大阪 |
立命館大学大阪いばらきキャンパス |
FPGAソーティングアクセラレータのためのマージネットワークの改良 ○齊藤 誠・眞下 達・Thiem Van Chu・吉瀬謙二(東工大) RECONF2016-42 |
[more] |
RECONF2016-42 pp.13-18 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-28 15:30 |
大阪 |
立命館大学大阪いばらきキャンパス |
PLC命令列の高位合成によるハードウェア化 ○石垣良樹・田中 佑・藤枝直輝・市川周一(豊橋技科大) RECONF2016-43 |
知的財産保護のため,プログラマブルロジックコントローラ(PLC)の命令列を
保護・隠蔽する技術が求められており,命令列... [more] |
RECONF2016-43 pp.19-24 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-29 10:05 |
大阪 |
立命館大学大阪いばらきキャンパス |
Vivado HLSによる○×ゲーム探索再帰記述のハードウェア化 ○広江友哉・大野真史・泉 知論・孟 林(立命館大) RECONF2016-44 |
[more] |
RECONF2016-44 pp.25-28 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-29 10:30 |
大阪 |
立命館大学大阪いばらきキャンパス |
原子移動型スイッチを用いた小面積なプログラマブルロジックとそのための遅延最適なテクノロジマッピング手法 ○東 俊輝・越智裕之(立命館大) RECONF2016-45 |
本稿では、0-1-$A$-$overline{A}$ LUTの遅延モデルと、それを用いたマッピング手法を提案する。0-1... [more] |
RECONF2016-45 pp.29-34 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-29 10:55 |
大阪 |
立命館大学大阪いばらきキャンパス |
3次元FPGA向け消費電力解析ツール ○池邊雅登・趙 謙・尼崎太樹・飯田全広・久我守弘・末吉敏則(熊本大) RECONF2016-46 |
近年は微細化によらず集積度を高める技術として3 次元積層技術が注目を集めている.
しかし,垂直配線に用いられるTSV(... [more] |
RECONF2016-46 pp.35-40 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-29 11:20 |
大阪 |
立命館大学大阪いばらきキャンパス |
低消費電力FPGAの応用回路実装を伴う評価のための環境構築と予備実験 ○片下敏宏・日置雅和・堀 洋平・小池帆平(産総研) RECONF2016-47 |
[more] |
RECONF2016-47 pp.41-46 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-29 09:00 |
大阪 |
立命館大学大阪いばらきキャンパス |
薄膜BOX-SOIを用いた基板バイアス制御による低消費電力スタンダードセルメモリの設計と実装 ○吉田有佑・宇佐美公良(芝浦工大) VLD2016-53 DC2016-47 |
スタンダードセルメモリ(Standard Cell Memory : SCM)はSRAMに代わる低電圧動作可能な組み込み... [more] |
VLD2016-53 DC2016-47 pp.55-60 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-29 09:25 |
大阪 |
立命館大学大阪いばらきキャンパス |
超低消費電力再構成可能アクセラレータCC-SOTB2の実装と評価 ○増山滉一朗・安藤尚輝・松下悠亮・奥原 颯・天野英晴(慶大) VLD2016-54 DC2016-48 |
Cool mega array(CMA)は,近年のウェアラブル機器やIoTに搭載するためのチップとしてsilicon o... [more] |
VLD2016-54 DC2016-48 pp.61-66 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-29 09:50 |
大阪 |
立命館大学大阪いばらきキャンパス |
セレクタ論理に帰着させたバタフライ演算器のFPGA実装評価 ○伊東光希・柳澤政生・戸川 望(早大) VLD2016-55 DC2016-49 |
高速フーリエ変換(FFT)は信号処理など様々なアプリケーションで利用されるが,特に,秘匿計算で利用される準同型暗号を用い... [more] |
VLD2016-55 DC2016-49 pp.67-72 |