Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380
[TOP] | [2011] | [2012] | [2013] | [2014] | [2015] | [2016] | [2017] | [Japanese] / [English]
VLD2014-113
GPUを用いたドキュメント指向型データベースの高速化
○森島 信・松谷宏紀(慶大)
pp. 1 - 6
VLD2014-114
FPGA NICとインカーネルKey-Valueキャッシュを用いたNOSQLの高速化
○田村是慶・林 愛美・徳差雄太・松谷宏紀(慶大)
pp. 7 - 12
VLD2014-115
FPGA NIC向けオンライン外れ値検出機構
○林 愛美・徳差雄太・松谷宏紀(慶大)
pp. 13 - 18
VLD2014-116
固定型および適応型ルーティングを切り替え可能なNoC向けTurbo Boost Router
○本間夏樹・松村 剛(慶大)・鯉渕道紘(NII)・天野英晴・松谷宏紀(慶大)
pp. 19 - 24
VLD2014-117
優先度に基づくパケット追い越しとリソース制御を付加したNoCアーキテクチャ
○大槻周平・溝谷圭悟・高須雅義(慶大)・山崎大輝(ソニー)・山崎信行(慶大)
pp. 25 - 30
VLD2014-118
光再構成型ゲートアレイの並列構成法の放射線耐性に関する一考察
○伊藤宏幸・森脇 烈・渡邊 実(静岡大)
pp. 31 - 34
VLD2014-119
再構成可能論理回路の設計と評価
○嘉藤淳紀・渡辺重佳・二宮 洋・小林 学・三浦康之(湘南工科大)
pp. 35 - 40
VLD2014-120
Exploring 3D FPGA Architectures to Minimize the Number of Inter-layer Connections
○Qian Zhao・Motoki Amagasaki・Masahiro Iida・Morihiro Kuga・Toshinori Sueyoshi(Kumamoto Univ.)
pp. 41 - 46
VLD2014-121
[招待講演]マルチモーダルインタラクションに基づく知能共進化アーキテクチャ
○山口高平(慶大)
p. 47
VLD2014-122
電波望遠鏡用AWF型デジタル分光器に関して
○中原啓貴(愛媛大)・中西裕之(鹿児島大)・岩井一正(国立天文台)
pp. 67 - 72
VLD2014-123
予測残差長の偏りを利用した小面積帯域圧縮ハードウェアの提案
○上野知洋・伊藤 涼・佐野健太郎・山本 悟(東北大)
pp. 73 - 78
VLD2014-124
ビルディングキューブ法に基づく流体専用計算機のキューブ間データ交換に関する一考察
○上野友也・上野知洋・佐野健太郎・山本 悟(東北大)
pp. 79 - 84
VLD2014-125
PWM制御向け高時間分解能信号生成回路のFPGA実装
○柏木 瞬・光武大貴・谷口弘展・柴田裕一郎・小栗 清・丸田英徳・黒川不二雄(長崎大)
pp. 85 - 90
VLD2014-126
Clock tree遅延解析技術に関する研究
○鈴木五郎・竹田隆太郎(北九州市大)
pp. 91 - 98
VLD2014-127
薄膜BOX-SOIを用いた基板バイアス印加温度センサの検討
○小坂 翼・中村昌平・宇佐美公良(芝浦工大)
pp. 99 - 104
VLD2014-128
A Dual-mode Scheduling Strategy for Task Graphs with Data Parallelism
○Yang Liu・Lin Meng・Ittetsu Taniguchi・Hiroyuki Tomiyama(Ritsumeikan Univ.)
pp. 105 - 109
VLD2014-129
電源電圧としきい値電圧の同時最適化が集積回路の消費エネルギーに与える影響の解析
○竹下俊宏・西澤真一・Islam AKM Mahfuzul・石原 亨・小野寺秀俊(京大)
pp. 111 - 116
VLD2014-130
Cコンパイラの算術最適化を対象としたテストスイートCF3
○日比野佑亮・石浦菜岐佐(関西学院大)
pp. 117 - 122
VLD2014-131
FPGAアクセラレータを用いたストリーム処理における電力性能最適化に関する検討
○福本航太・翁 浩二・副島梨恵・柴田裕一郎・小栗 清(長崎大)
pp. 123 - 128
VLD2014-132
ニューラルネットワークを用いたストリーム画像圧縮アーキテクチャの提案
○浜崎 薫・柴田裕一郎・小栗 清(長崎大)
pp. 129 - 132
VLD2014-133
高速ネットワークにおける多バイト遷移非決定性有限オートマトンによる侵入検知
若林真一・○橋本智明・小石涼平・高口裕貴・永山 忍・稲木雅人(広島市大)
pp. 133 - 138
VLD2014-134
FLOPS-2Dの低レベル通信制御機構の実装と性能評価
○喜屋武克樹・新垣 誠・平井裕介・仲宗根宏貴(琉球大)・藤田直行(JAXA)・天野英晴(慶大)・長名保範(琉球大)
pp. 139 - 143
VLD2014-135
Vivado HLSを用いた数値計算ハードウェアの実装手法に関する検討
○仲宗根宏貴・長名保範・長田康敬(琉球大)
pp. 145 - 150
VLD2014-136
剰余SD数演算回路を用いた算術演算誤り検出
○根間祐智・田中勇樹・茂木和弘・魏 書剛(群馬大)
pp. 151 - 156
VLD2014-137
トロイネットの特徴に基づくハードウェアトロイ検出手法
○大屋 優・史 又華・柳澤政生・戸川 望(早大)
pp. 157 - 162
VLD2014-138
LSI自動設計における凸域探索迷路法の提案
○堀野洋平・平山 潤・大石倖子・堤 利幸(明大)
pp. 163 - 168
VLD2014-139
ランダムテストによるCコンパイラの算術最適化機会の検出
○橋本淳史・石浦菜岐佐(関西学院大)
pp. 169 - 174
VLD2014-140
同期シフトデータ転送に基づくDeep Convolutional Neural NetworkのFPGA実装
○李 寧・富岡洋一・北澤仁志(東京農工大)
pp. 175 - 180
VLD2014-141
GPUにおける疎行列ベクトル積の実装と共役勾配法への適用
○浅野翔太郎・稲木雅人・永山 忍・若林真一(広島市大)
pp. 181 - 186
VLD2014-142
多面体モデルに基づく並列化コンパイラにおける制約条件の緩和
○尾形冬馬・中野秀洋・宮内 新(東京都市大)
pp. 187 - 192
VLD2014-143
複数FPGAボードを用いたビッグデータ分割処理の高速化
○工藤 龍・須戸里織・オゲ ヤースィン(電通大)・寺田祐太(アバールデータ)・吉見真聡・入江英嗣・吉永 努(電通大)
pp. 193 - 198
VLD2014-144
2階層Supervisor Processorにおける信頼性管理機能
○山本大貴・久我守弘・尼崎太樹・飯田全広・末吉敏則(熊本大)
pp. 199 - 204
VLD2014-145
USB3.0接続の手軽で高速なFPGAアクセラレータの設計と実装
○臼井琢真・小林諒平・吉瀬謙二(東工大)
pp. 205 - 210
VLD2014-146
MieruSysプロジェクト:複数のFPGAを用いた先進的な計算機システムの開発
○松田裕貴・小川愛理・味曽野智礼(東工大)・藤枝直輝・市川周一(豊橋技科大)・吉瀬謙二(東工大)
pp. 211 - 216
VLD2014-147
同期FIFOのFPGAベンダ非依存記述と高速化設計
○泉 知論(立命館大)
pp. 217 - 220
VLD2014-148
PLC命令列のハードウェア化とOpaque Predicatesによる難読化の検討
○宇山和輝・藤枝直輝・市川周一(豊橋技科大)
pp. 221 - 226
VLD2014-149
Dependable Responsive Multithreaded Processorにおける低遅延リアルタイム実行
○溝谷圭悟・羽鳥雄介・久村雄輔・高須雅義・千代浩之・山崎信行(慶大)
pp. 227 - 232
VLD2014-150
Responsive Linkを用いた通信遅延を考慮したパケットスケジューリング
○大沢幸平・萩原秀磨・久村雄輔・溝谷圭悟・高須雅義・山崎信行(慶大)
pp. 233 - 238
VLD2014-151
MPEG符号化データの直接的演算による動体輪郭抽出のリアルタイム処理
○丸山彰介・中野秀洋・宮内 新(東京都市大)
pp. 239 - 244
VLD2014-152
誘導結合型三次元積層マルチコアプロセッサにおけるキャッシュ間通信手法の検討
○松村正隆(電通大)・近藤正章(東大)・松谷宏紀(慶大)・和田康孝(早大)・本多弘樹(電通大)
pp. 245 - 250
注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.