お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 41件中 21~40件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
CAS, MSS
(共催)
2008-11-07
11:00
大阪 大阪大学 遺伝的アルゴリズムによる通信時間を考慮したマルチプロセッサスケジューリング手法の提案
中原雅人大塚隆史葛 崎偉中田 充山口大)・森山 裕斗納宏敏富士通テンCAS2008-55 CST2008-33
本研究は,プロセッサ間の通信に遅延時間が発生するマルチプロセッサシステムを対象としたスケジューリング手法の設計を目的とす... [more] CAS2008-55 CST2008-33
pp.59-64
ICD, IPSJ-ARC
(共催)
2008-05-14
09:00
東京 日立中央研究所 モバイルマルチメディア処理向けのスケーラブルなマルチプロセッサ
薄井弘之野村周央山根史之宮本幸昌カムトーンキッティクン チャイヤスィット田辺 淳内山真郷宮森 高坪井芳朗東芝ICD2008-25
モバイルマルチメディア処理向けのマルチプロセッサを開発した.各コアは32ビット RISCプロセッサに加え,SIMD命令を... [more] ICD2008-25
pp.39-44
ICD, IPSJ-ARC
(共催)
2008-05-14
14:15
東京 日立中央研究所 演算/メモリ性能バランスを考慮したCMP向けヘルパースレッド実行方式の提案と評価
今里賢一福本尚人井上弘士村上和彰九大
複数のプロセッサコアを1チップに搭載するチップマルチプロセッサ(CMP)が現在
注目されている. チップ内スレッドレベ... [more]
ICD2008-31
pp.75-80
ICD, IPSJ-ARC
(共催)
2008-05-14
17:00
東京 日立中央研究所 演算/メモリ性能バランスを考慮したCell/B.E.向けオンチップメモリ活用法とその評価
林 徹生福本尚人今里賢一井上弘士村上和彰九大
現在我々は,チップマルチプロセッサの高性能化を目的とした演算/メモリ性能バランシング技術を提案している.本技術では,チッ... [more] ICD2008-36
pp.105-110
ICD, IPSJ-ARC
(共催)
2008-05-14
17:30
東京 日立中央研究所 チップマルチプロセッサにおけるメモリ負荷変動の定量的解析
山口光章井上弘士村上和彰九大
複数コアを1 チップに搭載するチップマルチプロセッサ(CMP) が注目されている.CMP では,チップ内並列処理により高... [more] ICD2008-37
pp.111-116
VLD, IPSJ-SLDM
(共催)
2008-05-09
15:00
兵庫 神戸大学 リアルタイム制約とSEU脆弱性制約の下でのヘテロジーニアスマルチプロセッサ合成技術
杉原 真豊橋技科大/JSTVLD2008-13
短期間で,かつ低コストに組込みシステムを開発する設計パラダイムとして,ヘテロジーニアスマルチプロセッサがしばしば用いられ... [more] VLD2008-13
pp.37-42
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-27
09:05
鹿児島 屋久島 離島総合開発センター チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ
坂本伸昭山崎信行慶大DC2007-85 CPSY2007-81
近年では,組み込みリアルタイムシステムにおいてもチップマルチプロセッサ(CMP) のように処理能
力の高いプロセッサが... [more]
DC2007-85 CPSY2007-81
pp.7-12
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-27
09:30
鹿児島 屋久島 離島総合開発センター マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化
相庭裕史柴田誠也古川貴士本田晋也冨山宏之高田広章名大DC2007-86 CPSY2007-82
我々は,マルチプロセッサシミュレーション環境の精度の向上と高速化を行った.
本研究で対象としたマルチプロセッサシミュレ... [more]
DC2007-86 CPSY2007-82
pp.13-18
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-28
15:35
鹿児島 屋久島 離島総合開発センター マルチプロセッサにおけるグローバルRMに基づくリアルタイムスケジューリングアルゴリズム
武田 瑛船岡健司加藤真平山崎信行慶大DC2007-116 CPSY2007-112
近年,組込みリアルタイムシステムでもマルチプロセッサ技術の利用が一般的になりつつある.このような背景から,マルチプロセッ... [more] DC2007-116 CPSY2007-112
pp.191-196
VLD, ICD
(共催)
2008-03-05
13:25
沖縄 沖縄県男女共同参画センター ヘテロジーニアスマルチプロセッサのソフトエラー脆弱性を低減するタスクスケジューリング技術
杉原 真豊橋技科大/JSTVLD2007-138 ICD2007-161
短期間で,かつ低コストに組込みシステムを開発する設計パラダイムとして,
ヘテロジーニアスマルチプロセッサ(HMP: H... [more]
VLD2007-138 ICD2007-161
pp.7-12
MSS 2008-01-29
11:20
徳島 徳島大学 通信時間を考慮したマルチプロセッサスケジューリング手法の提案
大塚隆史養畑裕紀葛 崎偉中田 充山口大)・森山 裕斗納宏敏富士通テンCST2007-50
本研究は,プロセッサ間の通信に遅延時間が発生するマルチプロセッサシステムを前提としたスケジューリング手法の設計を目的とす... [more] CST2007-50
pp.23-28
ICD, ITE-CE
(共催)
2007-12-14
14:40
高知 高知大学 メディアホール マルチマトリックスコア・アーキテクチャによるリアルタイム画像処理SoC
水本勝也行天隆幸谷崎哲志小林聡一中島雅美山崎博之野田英行東田基樹奥野義弘有本和民ルネサステクノロジICD2007-138
本論文は,プログラマブルマルチマトリックスプロセッサ(MXコア)アーキテクチャによるリアルタイム画像処理SoC(MX-S... [more] ICD2007-138
pp.107-111
ICD, IPSJ-ARC
(共催)
2007-05-31
13:15
神奈川 株式会社富士通研究所 岡田記念ホール チップマルチプロセッサにおけるデータ・プリフェッチ効果の分析
福本尚人三原智伸井上弘士村上和彰九大
複数コアを1チップに搭載するチップマルチプロセッサ(CMP)が注目されている.CMPは,複数コアで並列処理することで高い... [more] ICD2007-20
pp.19-24
ICD, IPSJ-ARC
(共催)
2007-05-31
14:15
神奈川 株式会社富士通研究所 岡田記念ホール 独立に周波数制御可能な 4320MIPS、SMP/AMP対応 4プロセッサLSIの開発
早瀬 清吉田 裕亀井達也芝原真一西井 修服部俊洋長谷川 淳ルネサステクノロジ)・高田雅士入江直彦内山邦男小高俊彦日立)・高田 究日立超LSIシステムズ)・木村啓二笠原博徳早大ICD2007-22
低消費電力と高性能を備えた、4320MIPS 4プロセッサ SOC を90nmプロセスで設計した。それぞれのプロセッサに... [more] ICD2007-22
pp.31-35
ICD, ITE-CE
(共催)
2006-01-26
13:15
東京 機械振興会館 [招待講演]Cell Broadband Engine Processor 概要 ~ その設計思想と応用例 ~
林 宏雄東芝
Cell Broadband Engineは、ディジタルホームから分散コンピューティングまでの幅広い応用をターゲットとし... [more] ICD2005-209
pp.25-30
CPSY 2005-12-16
15:15
栃木 宇都宮大学工学部アカデミア・ホール チップマルチVLIWのための拡張性を重視したシミュレーション環境
古川文人帝京大)・青木隆行岡 大輔月川 淳大津金光横田隆史馬場敬信宇都宮大
実行性能・消費電力の両者の面で有望であるチップマルチVLIWを詳細に検討するためには,さまざまなチップ内構成をモデリング... [more] CPSY2005-39
pp.37-42
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
10:30
宮城 作並温泉一の坊 4 8-Way VLIW プロセッサ内蔵シングルチップマルチプロセッサ
田中篤志須賀敦浩早川文彦多湖真一郎今井 賢富士通研
我々は,デジタルハイビジョンTV画像の復号化処理が可能な組込み用プロセッサを低消費電力・低価格で実現させるために,8並列... [more] SIP2005-119 ICD2005-138 IE2005-83
pp.25-29
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
11:20
宮城 作並温泉一の坊 [招待講演]コンフィギュラブルプロセッサによる画像認識プロセッサの開発
宮森 高東芝
ンフィギュラブルプロセッサをベースにして画像認識用プロセッサ“Visconti (VIsion based Sensin... [more] SIP2005-121 ICD2005-140 IE2005-85
pp.37-42
R 2005-06-24
14:55
東京 機械振興会館 系再構成機能を持つマルチプロセッサシステムとその評価
志賀一之望月 寛高橋 聖中村英夫日大
異なる機能を有した複数個のプロセッサがLANを介して接続されるマルチプロセッサシステムにおいて、システムの信頼度を確保す... [more] R2005-19
pp.27-32
CPSY, VLD, IPSJ-SLDM
(共催)
2005-01-26
13:00
神奈川 慶應義塾大学 日吉キャンパス [招待講演]コンフィギュラブルプロセッサMePとそのSoC開発事例
宮森 高東芝
デジタル民生機器やデジタル通信機器向けのSoC(System-on-a-Chip)のメディア処理部に組み込まれるMeP(... [more] VLD2004-115 CPSY2004-81
pp.31-36
 41件中 21~40件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会