お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 29件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
QIT
(第二種研究会)
2023-12-17
17:30
沖縄 沖縄科学技術大学院大学
(ハイブリッド開催,主:現地開催,副:オンライン開催)
[ポスター講演]Assessing the PLGC Ansatz Performance in Noisy Quantum Settings: A Focus on the Toric Code [Poster presentation]
Yaswitha GujjuUniv. of Tokyo)・Rong-Yang SunTomonori ShirakawaSeiji Yunokiriken
 [more]
VLD, DC, RECONF, ICD
(共催)
IPSJ-SLDM
(連催) [詳細]
2023-11-17
15:40
熊本 くまもと市民会館シアーズホーム夢ホール
(ハイブリッド開催,主:現地開催,副:オンライン開催)
同期式回路設計支援環境におけるMuller's C-elementの実装に関する一考察
今井 雅弘前大VLD2023-79 ICD2023-87 DC2023-86 RECONF2023-82
Muller の C 素子は、非同期式回路の実現において、信号と信号の待ち合わせを行うためにしばしば用いら れる基本素子... [more] VLD2023-79 ICD2023-87 DC2023-86 RECONF2023-82
pp.255-260
QIT
(第二種研究会)
2023-05-30
11:15
京都 京都大学 桂キャンパス 量子計算シミュレーションのローレベル最適化による高速化
フィーリョ ニュートン伊与田健敏創価大
量子計算を古典コンピュータでシミュレーションすることは量子アルゴリズムの検証や量子アルゴリズムの設計ツールなど,多くの用... [more]
RECONF, VLD
(連催)
IPSJ-SLDM
(連催) [詳細]
2023-01-23
10:55
神奈川 慶応義塾大学 日吉キャンパス 来往舎2階大会議室
(ハイブリッド開催,主:現地開催,副:オンライン開催)
再構成可能仮想アクセラレータ(ReVA)の実現に向けたHLS分割コンパイルツールによる回路分散機構
矢口一基前田依莉子照屋大地東京農工大)・長名保範琉球大)・三好健文わさらぼ)・中條拓伯東京農工大VLD2022-57 RECONF2022-80
現在,人工知能(AI)や高性能計算(HPC)などの分野において,演算処理の高速化のためにFPGAを用いたハードウェアアク... [more] VLD2022-57 RECONF2022-80
pp.7-12
SCE 2019-10-10
10:25
宮城 東北大学・電気通信研究所 断熱的量子磁束パラメトロン16-bit桁上げ先読み加算器の誤動作原因の解析
田中智之アヤラ クリストファーチェン オリビア齋藤蕗生吉川信行横浜国大SCE2019-27
エネルギー効率の良い超伝導回路の一つに断熱量子磁束パラメトロン回路 (AQFP) がある。大規模なAQFP回路の動作実証... [more] SCE2019-27
pp.27-30
HWS, VLD
(共催)
2019-03-01
10:25
沖縄 沖縄県青年会館 FPGAを対象とした束データ方式による非同期式回路に対する配置制約についての検討
大竹 樹齋藤 寛会津大VLD2018-123 HWS2018-86
本稿では,Field Programmable Gate Array (FPGA) を対象に束データ方式による非同期式回... [more] VLD2018-123 HWS2018-86
pp.181-186
EMCJ, IEE-EMC, IEE-MAG
(連催)
2018-11-22
11:30
海外 KAIST(韓国大田市) [招待講演]Security Simulation of Cryptographic Module in Side-Channel Attack
Kengo IokibeYoshitaka ToyotaOkayama Univ.EMCJ2018-61
 [more] EMCJ2018-61
p.19
VLD 2017-03-01
16:20
沖縄 沖縄県青年会館 同期式RTLモデルから非同期式RTLモデルへの変換ツールの実装
仙波翔吾齋藤 寛会津大VLD2016-107
本稿では,同期式Register Transfer Level (RTL)モデルから束データ方式による非同期式RTLモデ... [more] VLD2016-107
pp.31-36
ICD, CPM, ED, EID, EMD, MRIS, OME, SCE, SDM
(共催)
QIT
(併催) [詳細]
2017-01-31
09:15
広島 みやじま杜の宿(広島) [招待講演]超低消費電力断熱動作超伝導集積回路
吉川信行横浜国大EMD2016-77 MR2016-49 SCE2016-55 EID2016-56 ED2016-120 CPM2016-121 SDM2016-120 ICD2016-108 OME2016-89
極めてエネルギー効率の高い断熱動作超伝導論理回路の最近の研究進捗を紹介する。本回路は量子磁束パラメトロンと呼ばれる論理ゲ... [more] EMD2016-77 MR2016-49 SCE2016-55 EID2016-56 ED2016-120 CPM2016-121 SDM2016-120 ICD2016-108 OME2016-89
pp.39-44
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2015-12-03
12:05
長崎 長崎県勤労福祉会館 タイミングエラー予測回路によるデータ依存最適化回路設計とそのFPGA評価
川村一志柳澤政生戸川 望早大VLD2015-66 DC2015-62
LSI内部のパス遅延及び遷移確率は入力データに応じて様々に変動する.
この性質を利用することで計算精度をわずかに落とし... [more]
VLD2015-66 DC2015-62
pp.183-188
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-28
10:05
大分 ビーコンプラザ(別府国際コンベンションセンター) ゲートレベルパイプライン型自己同期回路最適化の検討
伊東 敦池田 誠東大VLD2014-107 DC2014-61
微細化に伴いロバスト性の高い回路が求められており,我々の提案するDualパイプライン型自己同期回路はそれを解決しうると考... [more] VLD2014-107 DC2014-61
pp.233-238
CPSY, DC
(併催)
2014-07-29
09:00
新潟 朱鷺メッセ 新潟コンベンションセンター 回路分割機構付き高位合成ツールによる分割回路の検証手法
松田和也東京農工大)・三好健文イーツリーズ・ジャパン)・竹本正志東京農工大)・船田悟史イーツリーズ・ジャパン)・中條拓伯東京農工大CPSY2014-17
近年,従来の回路設計に用いられてきたHDLに替わり,高位合成ツールの活用に注目が集まっている.しかし,複雑なアルゴリズム... [more] CPSY2014-17
pp.43-48
CAS, SIP, MSS, VLD, SIS
(共催) [詳細]
2014-07-11
15:10
北海道 北海道大学 リングセグメント型GALSシステムを対象とした分散型非同期式アービタ
小田桐由樹赤利昌紀岡山県立大)・近藤真史川崎医療福祉大)・横川智教佐藤洋一郎有本和民岡山県立大CAS2014-44 VLD2014-53 SIP2014-65 MSS2014-44 SIS2014-44
GALSシステムに内蔵される非同期バスの一つとして,環状のバスを複数のセグメントに分割した上で,それらを動的に接続するリ... [more] CAS2014-44 VLD2014-53 SIP2014-65 MSS2014-44 SIS2014-44
pp.237-242
VLD, IPSJ-SLDM
(連催)
2014-05-29
11:05
福岡 北九州国際会議場 11会議室 SystemCモデルから束データ方式による非同期式回路を合成する合成フローの提案
小峰太一齋藤 寛会津大VLD2014-5
本稿では,束データ方式による非同期式回路をSystemC モデルからレイアウトまで設計するためのフローを提案する.提案す... [more] VLD2014-5
pp.21-26
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-29
10:30
鹿児島 鹿児島県文化センター 高位合成を用いたストリーム処理におけるマルチFPGAシステム向け回路分割手法の提案
國上太旗宮島敬明天野英晴慶大CPSY2013-68
近年,高位合成技術の発達によってField Programmable Gate Array(FPGA) などのリコンフィ... [more] CPSY2013-68
pp.53-58
VLD 2013-03-05
14:30
沖縄 沖縄県青年会館 単層プリント基板のための各ネットの目標配線長達成性を考慮した配線手法
篠田享佑高橋篤司東工大VLD2012-149
近年,プリント基板の高密度化,大規模化にともない,プリント基板自動配線ツールの高性能化が求められている.本稿では障害物を... [more] VLD2012-149
pp.77-82
IPSJ-SLDM, VLD
(連催)
2012-05-31
10:55
福岡 北九州国際会議場 束データ方式による非同期式回路のFPGA設計支援ツールセットの構築
滝澤恵多郎飯塚 成齋藤 寛会津大VLD2012-9
本稿では,FPGA への実装を対象とした非同期式回路の設計支援ツールセットを提案する.提案するツールセットでは,束データ... [more] VLD2012-9
pp.49-54
DC 2012-02-13
14:50
東京 機械振興会館 同期式設計から変換されたQDI回路のテスト生成法
内田行紀村田絵理奈良先端大)・大竹哲史大分大/JST)・中島康彦奈良先端大DC2011-83
Quasi-Delay-Insensitive(QDI)設計は非同期式回路の現実的な実現手法の一つとして注目されている.... [more] DC2011-83
pp.43-48
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2011-11-28
14:20
宮崎 ニューウェルシティ宮崎 システムオングラス液晶ディスプレイの入力信号配線幅設計に関する一考察
水津太一築山修治中大VLD2011-61 DC2011-37
小型液晶ディスプレイ(LCD)の駆動回路は,システムオングラス(SoG)技術を用いて液晶と同じ基板上に形成されるが,ここ... [more] VLD2011-61 DC2011-37
pp.55-60
EMD 2010-11-12
16:15
海外 西安交通大学(中国、西安) Computer Simulation of the Arcing Process in High Voltage Puffer Circuit Breakers
Junhui WuHenan Pinggao ElectricEMD2010-122
With the current understanding of basic arc physics, CAD too... [more] EMD2010-122
pp.231-234
 29件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会