お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 30件中 21~30件目 [前ページ]  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
DC 2011-06-24
14:00
東京 機械振興会館 VLSIの製造バラつきと経年劣化を考慮したアダプティブフィールドテストにおけるパス選択結果における一考察
柏崎智史細川利典日大)・吉村正義九大DC2011-10
近年,製造テストで正常VLSIと判定されるが,出荷後の使用環境で経年劣化の結果,出荷時の遅延時間に対して微小な遅延が発生... [more] DC2011-10
pp.11-16
VLD 2011-03-03
10:45
沖縄 沖縄県男女共同参画センター 遅延時間差検出型アービターPUFによるセレクタ遅延時間測定評価
村山貴彦汐崎 充古橋康太福島照理藤野 毅立命館大VLD2010-127
耐タンパLSI回路技術として,製造ばらつきから複製困難なデバイス固有情報を生成するPhysical Unclonable... [more] VLD2010-127
pp.63-68
DC 2011-02-14
11:00
東京 機械振興会館 製造ばらつきを考慮したフィールドテストのためのクリティカルパス解析
柏崎智史細川利典日大)・吉村正義九大DC2010-61
近年,製造テストで正常VLSIと判定され,出荷後のフィールド上で経年劣化の結果微小な遅延が発生し,不良VLSIとなるもの... [more] DC2010-61
pp.13-19
VLD 2010-03-10
15:50
沖縄 沖縄県男女共同参画センター MOSトランジスタの耐ばらつきチャネル分割に関する考察
劉 博越智 敦中武繁寿北九州市大VLD2009-104
本研究では、規則バルク構造に基づくMOSアナログレイアウト自動設計方式の確立を目標として、短チャネル長/幅のトランジスタ... [more] VLD2009-104
pp.31-36
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2009-12-04
11:00
高知 高知市文化プラザ MOSトランジスタ特性の距離/空間ばらつきにおけるレイアウト構造依存性の解析
佐土平裕一中武繁寿北九州市大VLD2009-61 DC2009-48
本研究は、
MOSトランジスタ特性における製造ばらつきの対する
拡散共有/分離、ゲート分割などのレイアウト構造に依存... [more]
VLD2009-61 DC2009-48
pp.137-142
CAS, NLP
(共催)
2009-09-25
09:00
広島 広島大学東千田キャンパス リングオシレータを用いた製造ばらつきの解析
賀谷彰大上口 光マタウシュ ハンス ユルゲン小出哲士広島大CAS2009-36 NLP2009-72
CMOS LSIの小型化,高速化はトランジスタの微細化によりなされてきた.しかし近年、微細化に伴い,素子特性のばらつきが... [more] CAS2009-36 NLP2009-72
pp.71-76
VLD, IPSJ-SLDM
(連催)
2009-05-21
10:25
福岡 北九州国際会議場 SRAM回路の構造的対称性を考慮した2段階学習型重点的サンプリング
伊達貴徳萩原 汐上薗 巧東工大)・佐藤高史京大)・益 一哉東工大VLD2009-5
微細化にともなうトランジスタの製造ばらつきの相対的増大により,SRAM の動作マージンの減少が深刻
な問題となってきて... [more]
VLD2009-5
pp.37-42
VLD 2009-03-13
11:05
沖縄 沖縄県男女共同参画センター サブスレッショルド回路における基板バイアスを考慮したトランジスタのばらつきモデリングとリングオシレータを用いた検証
更田裕司橋本昌宜密山幸男尾上孝雄阪大/JSTVLD2008-160
本稿では,90nmプロセスで試作したテストチップを用いて,サブスレッショル
ド回路における製造ばらつきのモデリングと基... [more]
VLD2008-160
pp.201-206
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
15:35
福岡 北九州国際会議場 製造後にタイミング補正可能なオンチップバスアーキテクチャ
山口聖貴室山真徳石原 亨安浦寛人九大
トランジスタの微細化が進むにつれて,配線に起因する遅延時間の影響が増大している.特にバス配線では複数の配線が長距離並走す... [more] VLD2007-79 DC2007-34
pp.55-60
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-22
09:50
福岡 北九州国際会議場 SSTAにおける空間的相関を持つ製造ばらつきのグリッドベースモデル化法の検討
二宮進有橋本昌宜阪大VLD2007-91 DC2007-46
製造ばらつきによる遅延変動を取り扱った統計的タイミング解析の実現には、
空間的相関を考慮したばらつきモデルが必要である... [more]
VLD2007-91 DC2007-46
pp.13-17
 30件中 21~30件目 [前ページ]  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会