電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 107, Number 415

VLSI設計技術

開催日 2008-01-17 / 発行日 2008-01-10

[PREV] [NEXT]

[TOP] | [2006] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2007-118
[招待講演]ICCAD報告
○松永裕介(九大)
pp. 1 - 6

VLD2007-119
レジスタ分散型アーキテクチャを対象とした高位合成のためのマルチプレクサ削減手法
○遠藤哲弥・大智 輝・戸川 望・柳澤政生・大附辰夫(早大)
pp. 7 - 12

VLD2007-120
FPGA向け動作合成のためのメモリバインディングとスケジューリングアルゴリズムについて
○佐川由己・貞方 毅・松永裕介(九大)
pp. 13 - 18

VLD2007-121
SIMD型プロセッサMXコアにおけるPE間データ通信の高度化
○溝上雄太・中野光臣・飯田全広・末吉敏則(熊本大)
pp. 19 - 24

VLD2007-122
並列ボリュームレンダリング・アクセラレータVisAの開発とその予備実装
○川原崇宏・三輪 忍・嶋田 創(京大)・森 眞一郎(福井大)・富田眞治(京大)
pp. 25 - 30

VLD2007-123
チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装
○斉藤正太郎・杉森靖史・小浜由範・黒田忠広・長谷川揚平・天野英晴(慶大)
pp. 31 - 36

VLD2007-124
FIFOを用いて実現するアレイプロセッサのための効率的なデータ入出力機構の提案
○野本裕輔・佐藤由香・宮崎敏明(会津大)
pp. 37 - 42

VLD2007-125
ダイナミック光再構成アーキテクチュアの連続再構成における保持時間の解析
○瀬戸大作・渡邊 実(静岡大)
pp. 43 - 47

VLD2007-126
ダイナミック光再構成型ゲートアレイの高速再構成試験
○中島真央・渡邊 実(静岡大)
pp. 49 - 52

VLD2007-127
光再構成ゲートアレイのホログラムメモリに対する不良耐性解析
○篠原功次・渡邊 実(静岡大)
pp. 53 - 57

VLD2007-128
プロセッサモードを組み込んだALUベース動的再構成デバイス
○神山真一・廣本正之・越智裕之(京大)・中村行宏(立命館大)
pp. 59 - 64

VLD2007-129
動的部分再構成技術を用いたJPEGデコーダの機能分割実装
○八並泰一郎・吉廣秀章・久我守弘・末吉敏則(熊本大)
pp. 65 - 70

VLD2007-130
A Method for Saving and Restoring Context Data of Hardware Tasks on the Dynamically Reconfigurable Processor
○Vu Manh Tuan・Hideharu Amano(Keio Univ.)
pp. 71 - 76

VLD2007-131
アプリケーションプロセッサのL1データキャッシュ最適化手法
○東條信明・戸川 望・柳澤政生・大附辰夫(早大)
pp. 77 - 82

VLD2007-132
アプリケーションプロセッサのカーネル自動生成手法
○日浦敏宏・小原俊逸・戸川 望・柳澤政生・大附辰夫(早大)
pp. 83 - 88

VLD2007-133
A Hybrid Design Space Exploration Approach for a Coarse-Grained Reconfigurable Accelerator
○Farhad Mehdipour(Kyushu Univ.)・Hamid Noori(ISIT)・Hiroaki Honda・Koji Inoue・Kazuaki Murakami(Kyushu Univ.)
pp. 89 - 94

VLD2007-134
ソフトウェア開発環境自動構築ツールArchCのVLIW拡張
○森本剛徳(関西学院大)・久村孝寛(NEC)・石浦菜岐佐(関西学院大)・池川将夫(NEC)・今井正治(阪大)
pp. 95 - 100

VLD2007-135
ハードコンシャス記述:ハードウェア化を目的としたC言語の記述スタイル
○Kaiyi Mao・天野英晴・堤 聡・Vasutan Tunbunheng(慶大)
pp. 101 - 106

VLD2007-136
高速HW-SW協調検証モデル向けCtoHDL変換コンパイラ
○伊藤康宏・菅原 豊・平木 敬(東大)
pp. 107 - 112

今後、次の点を修正する予定です。(1)欠けている表紙画像・奥付画像を補完いたします。(2)欠けている発行日の情報を補完いたします。

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会