電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 107, Number 507

VLSI設計技術

開催日 2008-03-06 / 発行日 2008-02-28

[PREV] [NEXT]

[TOP] | [2006] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2007-144
デジタル補正を用いた高精度・低消費電力サイクリック型AD変換器の設計
○池田徹朗・岩田 穆(広島大)
pp. 1 - 6

VLD2007-145
広い温度範囲に対応する受信感度-90dBmの0.13μmCMOSBluetoothトランシーバ
○阿川謙一・間島秀明・小林弘幸・小泉正幸・石塚慎一郎・永野剛之・荒井 誠・清水 優・浦川 剛(東芝)
pp. 7 - 12

VLD2007-146
MTCMOS回路を利用したオンチップ・リークモニタの設計と評価
○小山 慧・武田清大・宇佐美公良(芝浦工大)
pp. 13 - 18

VLD2007-147
PLLのための要素回路の設計
○北地祐子・橘 昌良(高知工科大)
pp. 19 - 24

VLD2007-148
nMOSダイナミック論理を用いた液晶駆動回路の設計手法
○鉢田卓也・松中栄貴・白川 功(兵庫県立大)・築山修治(中大)・橋本昌宜(阪大)
pp. 25 - 30

VLD2007-149
FPGAを用いた回路シミュレーション高速化の一検討
橋詰大毅・○箕浦誠二・水谷匡志・石嶋宏亘・西澤真一(立命館大)・吉川雅弥(名城大)・福井正博(立命館大)
pp. 31 - 36

VLD2007-150
木構造部分積加算回路を持つ乗算器の面積/遅延/消費電力トレードオフについて
○橘 昌良(高知工科大)
pp. 37 - 42

VLD2007-151
システムレベル設計環境SystemBuilderを用いたMPEG4デコーダの設計事例
○柴田誠也・本田晋也・冨山宏之・高田広章(名大)
pp. 43 - 48

VLD2007-152
システムレベル設計言語に対するフォールスパスを考慮した性能評価
○安藤大介・松本剛史・西原 佑・藤田昌宏(東大)
pp. 49 - 54

VLD2007-153
バス配線における誘導性クロストークノイズによる遅延変動の実測とノイズ重ね合わせ効果の検証
○小笠原泰弘・橋本昌宜・尾上孝雄(阪大)
pp. 55 - 60

VLD2007-154
2層BGAパッケージにおけるメッキ引き出し線配線手法
○佐藤 直・富岡洋一・高橋篤司(東工大)
pp. 61 - 66

VLD2007-155
システムLSIにおける多電源、ダイナミック電源方式での消費電力の比較検討
○花見 智・渡辺重佳(湘南工科大)
pp. 67 - 72

今後、次の点を修正する予定です。(1)欠けている表紙画像・奥付画像を補完いたします。(2)欠けている発行日の情報を補完いたします。

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会