電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 109, Number 198

リコンフィギャラブルシステム

開催日 2009-09-17 - 2009-09-18 / 発行日 2009-09-10

[PREV] [NEXT]

[TOP] | [2006] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

RECONF2009-19
FPGAを用いた回転パターンの実時間検出
○谷田吉史・丸山 勉(筑波大)
pp. 1 - 6

RECONF2009-20
Component Labeling on the FPGA using Few Logic Elements
○Yasuaki Ito・Koji Nakano(Hiroshima Univ.)
pp. 7 - 12

RECONF2009-21
FPGAアレイCubeを用いたレーベンシュタイン距離計算の性能評価
○吉見真聡・三木光範(同志社大)・西川由理・設樂明宏・天野英晴(慶大)・オスカー メンサー(インペリアルカレッジロンドン)
pp. 13 - 18

RECONF2009-22
FPGAによる電源電圧制御回路の実装及び制御精度の評価
○副島政人・酒見隼也・柴田裕一郎・黒川不二雄・濱田 剛・正田備也・小栗 清(長崎大)
pp. 19 - 24

RECONF2009-23
配線性を利用する低消費電力指向のクラスタリング及び配置手法
○今泉真哉・飯田全広・末吉敏則(熊本大)
pp. 25 - 30

RECONF2009-24
実装効率改善へ向けたP同値類に基づくLUTの論理出現率に関する調査
○新谷政樹・加藤宏太・尼崎太樹・飯田全広・末吉敏則(熊本大)
pp. 31 - 36

RECONF2009-25
電力を再構成可能なFlex Power FPGAチップの設計と試作
○日置雅和(産総研)・河並 崇(金沢工大)・松本洋平(産総研)・堤 利幸(明大)・中川 格・関川敏弘・小池帆平(産総研)
pp. 37 - 42

RECONF2009-26
Dual-Vthセルの利用による動的リコンフィギャラブルプロセッサのリーク電力削減の評価
○天野英晴・平井啓一郎・佐野 徹・加東 勝・斎藤貴樹(慶大)
pp. 43 - 48

RECONF2009-27
[招待講演]YAWARA: 自己最適化計算機システム・プロジェクト
馬場敬信・大津金光・○横田隆史(宇都宮大)
pp. 49 - 54

RECONF2009-28
ビットシリアル演算器を用いた再構成型プロセッサDS-HIEにおけるデータフロー生成の最適化手法の提案
○西永康弘・梅田賢一・谷川一哉・弘中哲夫(広島市大)
pp. 55 - 60

RECONF2009-29
再構成型プロセッサDS-HIEにおける入出力データ転送機構の検討
○梅田賢一・西永康弘・谷川一哉・弘中哲夫(広島市大)
pp. 61 - 66

RECONF2009-30
動的再構成可能プロセッサDAPDNA-2へのアプリケーション実装手法の比較・評価
○古島直道・渡邊誠也・名古屋 彰(岡山大)
pp. 67 - 72

RECONF2009-31
小容量FPGAによるスケーラブルなシステム評価環境の構築手法
○渡邉伸平・高前田伸也・姜 軒(東工大)・三好健文(東工大/JST)・吉瀬謙二(東工大)
pp. 73 - 78

RECONF2009-32
An FPGA-based Tiny Processing System for Small Embedded System and Education
○Koji Nakano・Yasuaki Ito・Kensuke Kawakami・Koji Shigemoto(Hiroshima Univ)
pp. 79 - 84

RECONF2009-33
メニーコアSoC用形状適応型ネットワークオンチップの検討
○廉田 浩(九大)・若谷彰良(甲南大)
pp. 85 - 90

RECONF2009-34
ネットワークテストベッドGtrcNET-10p3におけるパケットキャプチャおよびルータ機能の実装
○児玉祐悦・高野了成・岡崎史裕・工藤知宏(産総研)
pp. 91 - 96

RECONF2009-35
再構成デバイスMPLDの高密度実装に適した構成手法
○戸口博昭・淺枝昌則・小田裕太郎・平川直樹・谷川一哉・弘中哲夫(広島市大)・佐藤正幸・石黒 隆(太陽誘電)
pp. 97 - 102

RECONF2009-36
LEDR/4相2線プロトコルコンバータを用いた非同期FPGAの構成
○石原翔太・小松与志也・張山昌論・亀山充隆(東北大)
pp. 103 - 108

RECONF2009-37
レンズ結像系を用いない4コンテキストプログラマブル光再構成型ゲートアレイ用ライター
○久保田慎也・渡邊 実(静岡大)
pp. 109 - 112

RECONF2009-38
FPGAによるHPCのためのストリーム計算に関する一検討 ~ 2次元ヤコビ法のためのスケーラブルパイプラインモジュールの設計と評価 ~
○佐野健太郎・初田義明・大坪靖周・山本 悟(東北大)
pp. 113 - 118

RECONF2009-39
高精度浮動小数点演算用リコンフィギャラブルアクセラレータに用いる数学関数の実装手法に関する検討
○吉岡佑記・川本智之・伴 大雅・谷川一哉・弘中哲夫(広島市大)
pp. 119 - 124

RECONF2009-40
An FPGA-based Architecture for Verifying Collatz Conjecture
○Yasuaki Ito・Koji Nakano(Hiroshima Univ.)
pp. 125 - 130

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会