Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380
[TOP] | [2006] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [Japanese] / [English]
VLD2009-99
小型LCD駆動回路用タイミングパルス生成回路の自動レイアウトシステム
○浅川升平・榊原雄一・築山修治(中大)・白川 功(兵庫県立大)・西 修司・竹田忠司・永井知幸・久保田 靖(シャープ)
pp. 1 - 6
VLD2009-100
Analog Macro Layout Generation Based on Regular Bulk Structure
Bo Yang・○Qing Dong・Jing Li・Shigetoshi Nakatake(Univ. of Kitakyushu)
pp. 7 - 12
VLD2009-101
サブスレッショルド領域での動作に向けたレベルシフタ回路構造の検討
○石崎智尋・小山 慧・宇佐美公良(芝浦工大)
pp. 13 - 18
VLD2009-102
電圧および温度変動を考慮した遅延ばらつきモデル構築の一手法
○柳川英輝・三木陽生・福井正博(立命館大)・築山修治(中大)
pp. 19 - 24
VLD2009-103
基板バイポーラ効果によるSEUとMCUの発生機構の検討
○濱中 力(京都工繊大)・古田 潤・牧野紘明(京大)・小林和淑(京都工繊大)・小野寺秀俊(京大/JST)
pp. 25 - 30
VLD2009-104
MOSトランジスタの耐ばらつきチャネル分割に関する考察
○劉 博・越智 敦・中武繁寿(北九州市大)
pp. 31 - 36
VLD2009-105
超球の一部を用いた歩留り推定における不良領域の効率的探索手法
○伊達貴徳・萩原 汐・益 一哉(東工大)・佐藤高史(京大)
pp. 37 - 42
VLD2009-106
[招待講演]常時着用型センサ"ビジネス顕微鏡"による組織変革
○荒 宏視(日立/早大)・佐藤信夫・矢野和男(日立)・戸川 望・柳澤政生・大附辰夫(早大)
pp. 43 - 47
VLD2009-107
ビアプログラマブルデバイスVPEXのロジックアレイブロックと配線アーキテクチャの検討
○山田翔太・國生雄一・西本智広・吉田直之・堀 遼平・松本直樹・北森達也(立命館大)・吉川雅弥(名城大)・藤野 毅(立命館大)
pp. 49 - 54
VLD2009-108
ビアプログラマブルデバイスに最適な基本論理ゲートアーキテクチャの検討
○堀 遼平・國生雄一・西本智広・山田翔太・吉田直之・松本直樹・藤野 毅(立命館大)・吉川雅弥(名城大)
pp. 55 - 60
VLD2009-109
ビアプログラマブルデバイスVPEXの配線遅延評価
○西本智広・北森達也・國生雄一・山田翔太(立命館大)・吉川雅弥(名城大)・藤野 毅(立命館大)
pp. 61 - 66
VLD2009-110
潜在的多様性を考慮したプログラマブルハードウェアの高位合成手法
○吉田浩章・藤田昌宏(東大/JST)
pp. 67 - 72
VLD2009-111
混合正規分布を用いた統計的タイミング解析手法の精度向上について
○小幡篤敬・築山修治(中大)・福井正博(立命館大)
pp. 73 - 78
VLD2009-112
Delay Analysis of Sub-Path on Fabricated Chips by Several Path-delay Tests
○Takanobu Shiki・Yasuhiro Takashima(Univ. of Kitakyushu)・Yuichi Nakamura(NEC Corp.)
pp. 79 - 83
VLD2009-113
パワーゲーティングの実装方式がエネルギー削減効果に与える影響の解析
○太田雄也・小山 慧・橋田達徳・武藤徹也・山本辰也・宇佐美公良(芝浦工大)
pp. 85 - 90
VLD2009-114
MTCMOS回路を利用したオンチップ・リークモニタによるランタイム・パワーゲーティング回路の損益分岐点予測
○小山 慧・橋田達徳・宇佐美公良(芝浦工大)・池淵大輔・天野英晴(慶大)
pp. 91 - 96
VLD2009-115
入力ベクトルと回路の内部状態を考慮したピーク電力高速見積もり手法
○高橋伸嘉(東工大)・富岡洋一(東京農工大)・小平行秀(会津大)・高橋篤司(阪大)
pp. 97 - 102
VLD2009-116
加算器の平均スイッチングエネルギーの解析的評価
○大野真司・高木一義・高木直史(名大)
pp. 103 - 107
VLD2009-117
2層BGAパッケージのための詳細ビア配置手法の評価
○木下昌紀(東工大)・富岡洋一(東京農工大)・高橋篤司(阪大)
pp. 109 - 114
VLD2009-118
Deskewを考慮したクロック分配最適化手法
○山口光博・高島康裕(北九州市大)
pp. 115 - 119
VLD2009-119
一般同期方式における消費電力を抑えたクロック木構成のためのクラスタ分割法
○小平行秀(会津大)・高橋篤司(阪大)
pp. 121 - 126
VLD2009-120
組込みプロセッサの命令セット拡張に適したソフトウェア開発ツール生成手法
○久村孝寛(NEC/阪大)・多賀惣一朗・石浦菜岐佐(関西学院大)・武内良典・今井正治(阪大)
pp. 127 - 132
VLD2009-121
エラー検出回復方式における加算器の性能評価
○右近祐太(阪大)・井上雅文(東工大)・高橋篤司・谷口研二(阪大)
pp. 133 - 137
VLD2009-122
タイミングスキュー調整可能データパスの合成条件
○手原 亮・金子峰雄(北陸先端大)
pp. 139 - 144
VLD2009-123
FPGA上に実現した二つの近似文字列マッチングアルゴリズムの比較
○清水敬介・中原啓貴・笹尾 勤・松浦宗寛(九工大)
pp. 145 - 150
VLD2009-124
セル遅延モデルを用いた算術演算回路の信号遷移回数見積もり手法
○川島裕崇・中村一博・高木一義・高木直史(名大)
pp. 151 - 156
VLD2009-125
順序回路の形式的検証におけるフォールスネガティブ削減のための回路変換
○尾野紀博・中村一博・高木一義・高木直史(名大)
pp. 157 - 162
VLD2009-126
順序回路のソフトエラー耐性評価手法の状態数削減による高速化
○赤峰悠介・吉村正義・松永裕介(九大)
pp. 163 - 168
VLD2009-127
Design and Implementation of an AMBA AHB Compliant Bus Architecture on FPGA
○Xuan-Tu Tran・Hai-Phong Phan・Van-Huan Tran・Quang-Vinh Tran・Ngoc-Binh Nguyen(Vietnam National Univ.)
pp. 169 - 174
VLD2009-128
二段階動作合成によるグループ署名ASICの実装と評価
○森岡澄夫・荒木俊則・一色寿幸・尾花 賢・佐古和恵(NEC)
pp. 175 - 180
VLD2009-129
メニーコアシステム用適応型ネットワークオンチップの設計
○廉田 浩(九大)・若谷彰良(甲南大)
pp. 181 - 186
注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.